Synopsys推进虚拟原型技术可支持系统和半导体供应链合作缔造下一代SoC

2017-03-14 20:26:33 来源:EEFOCUS
标签:

亮点:
• 系统企业及其半导体供应商将采用虚拟原型技术校准下一代SoC的架构规格
• 要预测下一代SoC架构的性能和功率,就需要了解应用程序的处理特征和通信特征
• 任务图可描述这些特征,方便进行早期分析和有效探索候选SoC架构的性能和功率
Synopsys Platform Architect中的新任务图生成器会自动根据目标软件应用,如操作系统、网页浏览图形捕捉和视频播放,创建任务图
• 任务图支持系统和半导体企业更加轻松地在供应链内传达要求


新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)日前宣布:推出能在供应链中轻松共享架构性能要求的虚拟原型关键技术。最近发布的Platform Architect™解决方案采用了任务图生成器(TGG)技术,可自动从软件应用程序中提取关键性能特征,从而支持架构探索,优化下一代多核系统级芯片(SoC)的性能和功率。TGG支持系统架构团队更轻松地与其半导体供应商共享精确的应用程序工作负载模型,在供应链内实现更高效的合作。


日本电装公司基础电子研发部门的项目经理Takashi Abe表示:“为了应对日益增长的软件内容,汽车电子系统中越来越多地使用多核架构。使用Platform Architect中的TGG功能,我们能够捕获现有软件的关键特征,得出高度准确的下一代多核架构的性能。在早期的规划阶段中使用这种方法,我们就能够确保系统规格满足这些应用程序苛刻的性能要求。”


使用Platform Architect,半导体供应商就能根据系统客户的软件应用程序要求定义下一代SoC的架构规格。系统设计人员可以映射TGG生成的软件工作负载模型,得到任务图,以便处理SoC中的资源。这允许他们在开发周期之初就探索、分析和优化下一代多核SoC架构的性能和功率。因为任务图是抽象的工作负载模型而不是真实的软件,所以系统设计团队能够更轻易地按照可执行规格与半导体供应商共享这些内容,改善供应链中的合作。
TGG是一种应用程序剖析技术,使用软件执行痕迹作为其输入。通过在现有系统上运行感兴趣的应用程序,设计人员可以使用系统支持的TGG格式记录其输入,包括:
• 在任何基于Linux、Android和QNX的系统上执行的操作系统级别的程序痕迹,包括现有硬件设备
• 在基于x86的系统上,使用Intel Pin指令工具执行的函数级别的程序痕迹,以及在基于ARM的系统上使用Synopsys Virtualizer Development Kit(VDK)虚拟原型或ARM® DS-5 Development Studio执行的函数级别的程序痕迹
TGG分析执行痕迹,提取感兴趣的应用程序的处理和通信要求,包括任务级并行和依赖关系、每个任务的处理周期以及内存读写访问,由此生成任务图工作负载模型,以便在Platform Architect中进行性能分析和建立新架构基准。


Synopsys Verification Group虚拟原型研发副总裁Eshel Haritan表示:“取得性能和能效的恰当平衡是避免设计不足和过度设计的关键。使用Platform Architect的任务图生成器,系统设计人员可以获得关键SoC应用程序的真实系统级基准视图,支持系统设计团队在交付最终硬件和软件前数月探索和优化新架构的性能和功率,从而降低风险,改善成果。”


可用性与资源
Synopsys现已推出采用TGG技术的Platform Architect。
 

 
关注与非网微信 ( ee-focus )
限量版产业观察、行业动态、技术大餐每日推荐
享受快时代的精品慢阅读
 

 

继续阅读
新思科技推出AI增强型数字设计平台,将人工智能引入芯片设计实现

全球第一大芯片自动化设计解决方案提供商及全球第一大芯片接口IP供应商、信息安全和软件质量的全球领导者新思科技(Synopsys, Inc.,纳斯达克股票市场代码: SNPS)近日宣布,其业界闻名的设计工具通过引入先进的人工智能(AI)技术得到增强,可以应对前沿设计中的高度复杂性问题。

Toshiba与新思科技开展合作加快3D Flash验证

全球第一大芯片自动化设计解决方案提供商及全球第一大芯片接口IP供应商、信息安全和软件质量的全球领导者新思科技(Synopsys, Inc.,纳斯达克股票市场代码: SNPS )宣布,与Toshiba开展合作,加快Toshiba BiCS FLASH™ 垂直堆叠三维(3D) Flash的验证。

大联大世平集团联合深圳驰晶科技推出基于Lattice ECP5的SoC电子流媒体后视镜解决方案

2018年6月12日,致力于亚太地区市场的领先半导体元器件分销商---大联大控股宣布,其旗下世平联合深圳驰晶科技推出基于Lattice ECP5的SoC电子流媒体后视镜解决方案。

新思科技持续增加研发投资 力拓在中国的软件安全业务

美国新思科技公司 (Synopsys, Nasdaq: SNPS)不断加大研发投资,积极拓展中国市场。自1995年进入中国市场以来,新思科技已经在北京、上海、深圳、厦门、武汉、西安、南京、香港及澳门设立机构,建立了技术研发和支持服务体系。

新思科技发布Coverity 静态代码分析工具最新版本

美国新思科技公司 (Synopsys, Nasdaq: SNPS)发布其静态代码分析工具最新版本——Coverity 201806,帮助开发人员进一步加快应用程序研发速度,并且确保安全性。

更多资讯
针对DDR2-800和DDR3的PCB信号完整性设计
针对DDR2-800和DDR3的PCB信号完整性设计

本文章主要涉及到对DDR2和DDR3在设计印制线路板(PCB)时,考虑信号完整性和电源完整性的设计事项,这些是具有相当大的挑战性的。文章重点是讨论在尽可能少的PCB层数,特别是4层板的情况下的相关技术,其中一些设计方法在以前已经成熟的使用过。

Harwin扩展高牢固性表面贴装3点PCB插槽系列应用范围

高可靠性连接器供应商Harwin宣布进一步扩展其Sycamore Contact产品,该系列产品最初只能涵盖1和1.5毫米直径的接线引脚,但现在已经可覆盖0.80至1.90毫米的引脚尺寸。

东山精密拟19亿收购FLEX下属PCB业务

6月12日,东山精密披露,公司拟以现金方式向纳斯达克上市公司FLEX收购其下属的PCB(印制电路板)制造业务相关主体,合称为Multek,对此,东山精密表示,此次交易的达成将有助于公司扩大在海外市场的业务覆盖,进一步完善国际化布局。

明导举办PCB系统论坛 推DRC工具缩短开发时间

长久以来,PCB的开发一直受到设计时间、成本控制的限制。近年来,更由于各种复杂设计的装置纷纷推出,为各类的PCB设计验证带来挑战。

多层PCB板的选择、叠加原则和设计
多层PCB板的选择、叠加原则和设计

在设计多层PCB电路板之前,设计者需要首先根据电路的规模、电路板的尺寸和电磁兼容(EMC)的要求来确定所采用的电路板结构,也就是决定采用4层,6层,还是更多层数的电路板。确定层数之后,再确定内电层的放置位置以及如何在这些层上分布不同的信号。这就是多层PCB层叠结构的选择问题。

电路方案