新思科技推出含信任根的高性能新DesignWare tRoot H5硬件安全模块

2017-03-21 12:20:00 来源:EEFOCUS
标签:
相关器件
DesignWare tRoot H5 : 数据手册/询价采购

新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)近日宣布:推出含信任根的高性能新DesignWare® tRoot H5硬件安全模块(HSM),为设计人员提供能保护系统级芯片(SoC)中的敏感信息和数据处理的可信执行环境(TEE)。tRoot H5 HSM包含硬件加密加速功能,与仅含软件的解决方案相比,能使安全启动、安全更新和安全调试等安全功能的运行加速100倍之多。这款独立的完整产品为安全的硬件飞地提供了固件组件和工具,允许设计人员快速集成安全解决方案,而无须编写安全软件所需的专业知识。使用DesignWare tRoot H5 HSM,设计人员可以轻松创建、存储和管理对工业控制、手机通信和物联网中心至关重要的秘密。


eWBM首席执行官Stephen Oh表示:“随着安全攻击范围和目标的扩大,在SoC中集成安全功能已经成为设计流程的关键部分。Synopsys的tRoot H5 HSM支持设计人员加速加密操作的执行,以便在原本易受攻击的应用中加速身份验证和篡改检测。”


Riscure北美公司的总裁兼首席财务官 Mats Nählinder表示:“随着产品制造者肩负的责任不断增加,他们需要经验证且集成就绪的IP来降低安全风险。作为一家全球安全测试实验室和安全测试的市场领导者,我们的业务是评估安全解决方案抵挡软硬件恶意攻击的能力。DesignWare tRoot H5 HSM等具有TEE的产品正在成为在联网设备中实施高性能可靠安全功能的行业推荐方法。”

Synopsys DesignWare tRoot H5硬件安全模块使用专门的硬件加密功能提高性能
DesignWare tRoot H5 HSM为SoC提供了不能篡改的唯一身份,提升了SoC中身份对其他内外部实体的可信度。tRoot H5 HSM在可信环境中提供伴随主机处理器使用的安全功能。安全指令和数据控制器提供受保护的外部内存访问和外部内存运行时篡改检测,以保护代码和数据隐私,而无须增加成本购买其他专用安全内存。此外,由于允许tRoot的固件驻留在不安全的内存空间中,控制器降低了系统复杂性和成本。tRoot H5 HSM的无ROM架构允许系统设计随时变化,而不会有让系统内存暴露在威胁中的风险。
 

Synopsys IP营销副总裁John Koeter表示:“随着联网设备中安全交互次数的增加,对SoC在更短时间内执行更多功能的需要也在增加。凭借tRoot H5硬件安全模块的引入,以及内容保护IP、协议加速器和加密IP,Synopsys将满足系统高度安全的要求,保护设备免受不断演变的威胁伤害。”


可用性和资源
DesignWare tRoot H5硬件安全模块现已发售。它是Synopsys信任根解决方案组合的一部分。
 

 
关注与非网微信 ( ee-focus )
限量版产业观察、行业动态、技术大餐每日推荐
享受快时代的精品慢阅读
 

 

继续阅读
Synopsys Design Platform通过三星 8LPP工艺技术认证

全球第一大芯片自动化设计解决方案提供商及全球第一大芯片接口IP供应商、信息安全和软件质量的全球领导者Synopsys(NASDAQ: SNPS)宣布,Synopsys Design Platform已通过全球领先半导体技术企业三星电子的工艺认证,支持三星代工部门的8nm LPP(低功耗+)工艺。

Synopsys推出业界首款面向ADAS应用的ASIL D等级嵌入式视觉处理器IP

采用安全增强套件的DesignWare EV6x处理器可大幅加快人工智能汽车SoC通过ISO 26262 SoC级功能安全认证的速度。

Synopsys数字和模拟定制设计平台通过TSMC5nm工艺技术认证

Synopsys设计平台获得TSMC最新版且最先进的5nm工艺技术认证,可用于客户先期设计。

Synopsys IC Validator获得GLOBALFOUNDRIES 14LPP物理验证Signoff认证

全球第一大芯片自动化设计解决方案提供商及全球第一大芯片接口IP供应商、信息安全和软件质量的全球领导者Synopsys(NASDAQ:SNPS)宣布,Synopsys IC Validator工具已获得GLOBALFOUNDRIES(GF)认证,将用于GF 14LPP工艺技术的物理验证Signoff。

Synopsys推出全新桌面型原型验证解决方案,拓展HAPS原型验证系统产品系列

全球第一大芯片自动化设计解决方案提供商及全球第一大芯片接口IP供应商、信息安全和软件质量的全球领导者Synopsys(NASDAQ: SNPS)近日正式推出其面向中端SoC原型验证市场的HAPS®-80桌面系统(HAPS-80D)。

更多资讯
针对DDR2-800和DDR3的PCB信号完整性设计
针对DDR2-800和DDR3的PCB信号完整性设计

本文章主要涉及到对DDR2和DDR3在设计印制线路板(PCB)时,考虑信号完整性和电源完整性的设计事项,这些是具有相当大的挑战性的。文章重点是讨论在尽可能少的PCB层数,特别是4层板的情况下的相关技术,其中一些设计方法在以前已经成熟的使用过。

Harwin扩展高牢固性表面贴装3点PCB插槽系列应用范围

高可靠性连接器供应商Harwin宣布进一步扩展其Sycamore Contact产品,该系列产品最初只能涵盖1和1.5毫米直径的接线引脚,但现在已经可覆盖0.80至1.90毫米的引脚尺寸。

东山精密拟19亿收购FLEX下属PCB业务

6月12日,东山精密披露,公司拟以现金方式向纳斯达克上市公司FLEX收购其下属的PCB(印制电路板)制造业务相关主体,合称为Multek,对此,东山精密表示,此次交易的达成将有助于公司扩大在海外市场的业务覆盖,进一步完善国际化布局。

明导举办PCB系统论坛 推DRC工具缩短开发时间

长久以来,PCB的开发一直受到设计时间、成本控制的限制。近年来,更由于各种复杂设计的装置纷纷推出,为各类的PCB设计验证带来挑战。

多层PCB板的选择、叠加原则和设计
多层PCB板的选择、叠加原则和设计

在设计多层PCB电路板之前,设计者需要首先根据电路的规模、电路板的尺寸和电磁兼容(EMC)的要求来确定所采用的电路板结构,也就是决定采用4层,6层,还是更多层数的电路板。确定层数之后,再确定内电层的放置位置以及如何在这些层上分布不同的信号。这就是多层PCB层叠结构的选择问题。

电路方案