Synopsys推出完整的HBM2 IP解决方案,为图形和高性能计算SoC提供超过300GB/s的带宽

2017-08-01 15:05:00 来源:EEFOCUS
标签:

新思科技(Synopsys, Inc.,纳斯达克股票市场代码:SNPS)今天推出了完整的DesignWare® High Bandwidth Memory 2 (HBM2) IP解决方案,其中包括控制器、PHY和验证IP,使设计人员能获得高达307 GB/s的总带宽,相当于以3200Mb/s运行的DDR4接口传输速率的12倍。此外,DesignWare HBM2 IP解决方案的能源效率比DDR4的高约10倍。高级图形、高性能计算 (HPC) 和网络应用需要更大的内存带宽才能追赶上因先进处理技术而不断提高的计算性能。设计人员可以借助DesignWare HBM2 IP解决方案,以最小的功耗和低延迟实现内存的吞吐量要求。新的DesignWare HBM2 IP解决方案建立在新思的硅验证HBM和DDR4 IP基础上,已经通过了数百次设计验证,被应用于数百万个 SoC,使设计人员能降低整合风险,加快新标准的采用。

“我们选择了新思的DesignWare HBM2 IP解决方案是为了将16GB HBM2内存的带宽和能源效率充分应用于我们的Radeon™ Vega Frontier Edition显卡中。”AMD公司副总裁兼产品首席技术官Joe Macri称,“新思在内存接口方面深厚的专业知识,使我们能够将HBM2 IP成功地整合到 ‘Vega’ CPU架构中,实现强大的功耗和内存带宽目标,服务于机器学习和高级图形应用程序。”

完整的DesignWare HBM2 IP解决方案提供的独特功能,能够使设计人员实现内存带宽、延迟和功耗目标。DesignWare HBM2控制器支持锁定步骤或内存交错模式下的伪信道操作,使用户能在各自的流量模式基础上实现带宽最大化。HBM2控制器和PHY都采用了DFI 4.0兼容接口,简化了自定义DFI兼容控制器和PHY的整合。

DesignWare HBM2 PHY IP提供四种经过试验的电源管理状态和快速频率切换,使SoC能通过不同运行频率之间的快速切换,进行功耗管理。DesignWare HBM2 PHY支持符合JEDEC HBM2 SDRAM标准的引脚阵列,以实现最短的2.5D封装路由和最高的信号完整性。为了简化HBM2 SDRAM测试,DesignWare HBM2 PHY IP还提供带有访问回路模式的IEEE 1500端口,用于测试和试验SoC与HBM2 SDRAM之间的链接。

Synopsys的HBM的VC验证IP完全符合HBM JEDEC规范(包括HBM2),并提供协议、方法、验证和生产力功能,包括内置协议检查、覆盖和验证计划,以及Verdi®协议感知调试和性能分析,使用户能快速验证基于HBM的设计。

“在增加内存带宽的同时避免功耗和面积负担过重对于图形、HPC和网络应用来说至关重要。”Synopsys IP市场副总裁John Koeter称,“作为领先的内存IP供应商,Synopsys与多位主要客户紧密合作开发了HBM2 IP解决方案,使设计人员能满足不断增长的吞吐量要求,同时改善高性能SoC设计的延迟和功耗。”

可用性和资源
目前,DesignWare HBM2 PHY和VC验证IP可用于14纳米至7纳米的处理技术,其他处理技术正在开发中。欲知有关DesignWare HBM2控制器IP的适用性信息,请联系Synopsys。

 
关注与非网微信 ( ee-focus )
限量版产业观察、行业动态、技术大餐每日推荐
享受快时代的精品慢阅读
 

 

继续阅读
想解决AI SoC互连挑战?只有靠“它”了

某家AI SoC设计公司在进行前端设计(逻辑设计)时,第一步进行功能设计,即将SoC划分为若干功能模块,并决定实现这些功能将要使用的IP核。

大联大世平集团联合深圳驰晶科技推出基于Lattice ECP5的SoC电子流媒体后视镜解决方案

2018年6月12日,致力于亚太地区市场的领先半导体元器件分销商---大联大控股宣布,其旗下世平联合深圳驰晶科技推出基于Lattice ECP5的SoC电子流媒体后视镜解决方案。

当FPGA越来越像SoC,FPGA跟ASIC还有啥区别
当FPGA越来越像SoC,FPGA跟ASIC还有啥区别

随着处理器被添加到传统FPGA中,可编程性被添加到ASIC中,FPGA和ASIC的分界线日益模糊。

ARM发布全新高端客户解决方案套件,能提供怎样的机遇?

Arm近日宣布推出全新的高端客户解决方案套件,包含了Arm计算和多媒体IP,不仅能够为智能手机领域的创新提供更多机遇,还能实现笔记本电脑级别的CPU性能。

Synopsys Design Platform通过三星 8LPP工艺技术认证

全球第一大芯片自动化设计解决方案提供商及全球第一大芯片接口IP供应商、信息安全和软件质量的全球领导者Synopsys(NASDAQ: SNPS)宣布,Synopsys Design Platform已通过全球领先半导体技术企业三星电子的工艺认证,支持三星代工部门的8nm LPP(低功耗+)工艺。

更多资讯
电路板协会推安全专案 致力PCB产业零灾害

电路板产业工安消防意外频传,台湾电路板协会(TPCA)发动自主成立安全推动专案,展开具体行动,目标让PCB产业零工安意外、零灾害。

PCB行业旺季 上游原料供需受瞩目

PCB产业下半年进入市场需求旺季,但第3季先看到走强的是上游铜箔、玻纤布及铜箔基板(CCL)需求,尤其是目前玻纤布厂仍有原料玻纤纱供给吃紧的困境,产品涨势一触即发;铜箔厂则因电动车锂电池及PCB厂对铜箔需求加速走扬,形成市场需求的荣景。

PCB厂迎旺季 业绩回温动能强

PCB族群受惠传统电子旺季来前的拉货潮,近期业绩开始明显回温,上游族群成长最为整齐,除了传统旺季前的备货潮外,涨价效应也是族群5月营收成长的主要因素。

【巅峰让利】捷多邦PCB工厂板费大减 工程费大降

2018年以来,捷多邦三大PCB工厂锐意进取,成果有目共睹。坪山厂根基牢固,惠州厂继续高歌猛进,沙井厂也在行业崭露头角。

针对DDR2-800和DDR3的PCB信号完整性设计
针对DDR2-800和DDR3的PCB信号完整性设计

本文章主要涉及到对DDR2和DDR3在设计印制线路板(PCB)时,考虑信号完整性和电源完整性的设计事项,这些是具有相当大的挑战性的。文章重点是讨论在尽可能少的PCB层数,特别是4层板的情况下的相关技术,其中一些设计方法在以前已经成熟的使用过。

Moore8直播课堂
电路方案