Synopsys新型ARC安全IP子系统:解决嵌入式SIM卡及其他重要嵌入式应用程序面临的安全威胁

2017-09-22 20:48:00 来源:EEFOCUS
标签:
新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)日前发布了新型DesignWare® ARC® Secure IP Subsystem。这款集成的、经过预验证的软硬件IP解决方案,主要应对重要嵌入式应用程序——如购入式SIM卡 (eSIM)、智能计量嵌入式通用集成电路卡 (eUICC)——日益严峻的安全威胁。ARC安全IP子系统的核心,是DesignWare ARC SEM110或SEM120D安全处理器,它运用SecureShield™技术,可以创建可信执行环境,提供高级安全功能,防止旁路攻击。安全IP子系统的加密方法软硬件加速兼备,也有安全指令和数据存储器控制器,对非可信存储器访问进行加密和鉴权。该子系统的硬件安全功能以软件为辅,如NIST认证加密库、SecureShield运行时库和安全启动支持。新思科技的安全IP子系统是集成的,可以设置,使设计工程师可以减小功耗和面积,实施可编程信任根,为重要目标应用程序提供保护,避免恶意软件破坏和利用通信协议。
 
jNet ThingX公司的首席执行官Mikhail Friedland说:“在物联网设备整个寿命周期内,从安全元件设备的制造到注册、供货,安全都是首要问题。将新思科技经过预验证的ARC安全子系统融入JavaCard操作系统,可以加快CC EAL5+认证,完善安全解决方案,避免恶意攻击。”
 
功耗超低的小面积安全处理器
DesignWare ARC安全IP子系统,可以选择超低功耗的ARC SEM处理器,它运用了SecureShield技术,可以为执行代码创建可信执行环境,为处理提供保护,防止篡改。ARC SEM处理器的高级安全功能,包括防止旁路攻击、带内联指令的防篡改通道、数据与地址置乱、存储器错误检测与奇偶校验,保证调试安全,保护密钥、代码及其他敏感信息,免遭窃取。开发人员可以用ARC SEM处理器创建硬件可信执行环境,管理SoC的安全边界,为其他嵌入式软件——例如需要信号处理功能(物联网边缘设备通常需要)的应用程序,提供足够的带宽运行。
 
全面的加密软件库与硬件加速器
ARC安全子系统的加密方法,从纯软件加密到专用硬件加密引擎,无所不包,从而使SoC架构可以平衡功耗、性能与面积方面的要求,灵活适应典型加密算法、哈希算法和MAC算法,如AES、DES/3DES、SHA-256、RSA、ECC。ARC安全子系统中有NIST认证的DesignWare加密软件库,它用的算法应用广泛,提供各种安全功能,如安全启动、 保护通信和传输层等。安全指令和数据控制器的延迟开销小,安全代码和数据解密稳定。该子系统有帮助设计工程师创建加密代码映像的签名工具,对保存在非安全外部存储器里的代码尤为重要。
 
新思科技IP营销副总裁John Koeter说:“针对物联网自动化工业应用程序的威胁迅速增多,要求SoC设计工程师从架构层面上就开始加入稳健的安全功能。新思科技经过认证的集成安全IP子系统,使开发人员可以实现安全性高、可编程的信任根,保护设备免受恶意软件等的重大威胁,避免eSIM卡和安全元件等重要的嵌入式产品遭受破坏。”
 
可用性与资源
ARC 安全IP子系统现已面市。
 
·了解更多DesignWare ARC Subsystems
 
·了解更多ARC SEM Processors与SecureShield technology
 
·了解更多新思科技的DesignWare Security IP Solutions
 
 
 
关注与非网微信 ( ee-focus )
限量版产业观察、行业动态、技术大餐每日推荐
享受快时代的精品慢阅读
 

 

继续阅读
Synopsys Design Platform通过三星 8LPP工艺技术认证

全球第一大芯片自动化设计解决方案提供商及全球第一大芯片接口IP供应商、信息安全和软件质量的全球领导者Synopsys(NASDAQ: SNPS)宣布,Synopsys Design Platform已通过全球领先半导体技术企业三星电子的工艺认证,支持三星代工部门的8nm LPP(低功耗+)工艺。

Synopsys推出业界首款面向ADAS应用的ASIL D等级嵌入式视觉处理器IP

采用安全增强套件的DesignWare EV6x处理器可大幅加快人工智能汽车SoC通过ISO 26262 SoC级功能安全认证的速度。

Synopsys数字和模拟定制设计平台通过TSMC5nm工艺技术认证

Synopsys设计平台获得TSMC最新版且最先进的5nm工艺技术认证,可用于客户先期设计。

Synopsys IC Validator获得GLOBALFOUNDRIES 14LPP物理验证Signoff认证

全球第一大芯片自动化设计解决方案提供商及全球第一大芯片接口IP供应商、信息安全和软件质量的全球领导者Synopsys(NASDAQ:SNPS)宣布,Synopsys IC Validator工具已获得GLOBALFOUNDRIES(GF)认证,将用于GF 14LPP工艺技术的物理验证Signoff。

Synopsys推出全新桌面型原型验证解决方案,拓展HAPS原型验证系统产品系列

全球第一大芯片自动化设计解决方案提供商及全球第一大芯片接口IP供应商、信息安全和软件质量的全球领导者Synopsys(NASDAQ: SNPS)近日正式推出其面向中端SoC原型验证市场的HAPS®-80桌面系统(HAPS-80D)。

更多资讯
针对DDR2-800和DDR3的PCB信号完整性设计
针对DDR2-800和DDR3的PCB信号完整性设计

本文章主要涉及到对DDR2和DDR3在设计印制线路板(PCB)时,考虑信号完整性和电源完整性的设计事项,这些是具有相当大的挑战性的。文章重点是讨论在尽可能少的PCB层数,特别是4层板的情况下的相关技术,其中一些设计方法在以前已经成熟的使用过。

Harwin扩展高牢固性表面贴装3点PCB插槽系列应用范围

高可靠性连接器供应商Harwin宣布进一步扩展其Sycamore Contact产品,该系列产品最初只能涵盖1和1.5毫米直径的接线引脚,但现在已经可覆盖0.80至1.90毫米的引脚尺寸。

东山精密拟19亿收购FLEX下属PCB业务

6月12日,东山精密披露,公司拟以现金方式向纳斯达克上市公司FLEX收购其下属的PCB(印制电路板)制造业务相关主体,合称为Multek,对此,东山精密表示,此次交易的达成将有助于公司扩大在海外市场的业务覆盖,进一步完善国际化布局。

明导举办PCB系统论坛 推DRC工具缩短开发时间

长久以来,PCB的开发一直受到设计时间、成本控制的限制。近年来,更由于各种复杂设计的装置纷纷推出,为各类的PCB设计验证带来挑战。

多层PCB板的选择、叠加原则和设计
多层PCB板的选择、叠加原则和设计

在设计多层PCB电路板之前,设计者需要首先根据电路的规模、电路板的尺寸和电磁兼容(EMC)的要求来确定所采用的电路板结构,也就是决定采用4层,6层,还是更多层数的电路板。确定层数之后,再确定内电层的放置位置以及如何在这些层上分布不同的信号。这就是多层PCB层叠结构的选择问题。

电路方案