设计PCB时,请别掉进这10个坑里

2018-01-11 09:58:24 来源:21IC中国电子网
分享到:
标签:
一、加工层次定义不明确
单面板设计在TOP层,如不加说明正反做,也许制出来板子装上器件而不好焊接。
 
二、大面积铜箔距外框距离太近
大面积铜箔距外框应至少保证0.2mm以上间距,因在铣外形时如铣到铜箔上容易造成铜箔起翘及由其引起阻焊剂脱落问题。
 
三、用填充块画焊盘
用填充块画焊盘在设计线路时能够通过DRC检查,但对于加工是不行,因此类焊盘不能直接生成阻焊数据,在上阻焊剂时,该填充块区域将被阻焊剂覆盖,导致器件焊装困难。
 
四、电地层又是花焊盘又是连线
因为设计成花焊盘方式电源,地层与实际印制板上图像是相反,所有连线都是隔离线,画几组电源或几种地隔离线时应小心,不能留下缺口,使两组电源短路,也不能造成该连接区域封锁。
 
五、字符乱放
字符盖焊盘SMD焊片,给印制板通断测试及元件焊接带来不便。字符设计太小,造成丝网印刷困难,太大会使字符相互重叠,难以分辨。
 
六、表面贴装器件焊盘太短
这是对通断测试而言,对于太密表面贴装器件,其两脚之间间距相当小,焊盘也相当细,安装测试针,必须上下交错位置,如焊盘设计太短,虽然不影响器件安装,但会使测试针错不开位。
 
七、单面焊盘孔径设置
单面焊盘一般不钻孔,若钻孔需标注,其孔径应设计为零。如果设计了数值,这样在产生钻孔数据时,此位置就出现了孔座标,而出现问题。单面焊盘如钻孔应特殊标注。
 
八、焊盘重叠
在钻孔工序会因为在一处多次钻孔导致断钻头,导致孔损伤。多层板中两个孔重叠,绘出底片后表现为隔离盘,造成报废。
 
九、设计中填充块太多或填充块用极细线填充
产生光绘数据有丢失现象,光绘数据不完全。因填充块在光绘数据处理时是用线一条一条去画,因此产生光绘数据量相当大,增加了数据处理难度。
 
十、图形层滥用
在一些图形层上做了一些无用连线,本来是四层板却设计了五层以上线路,使造成误解。 违反常规性设计。设计时应保持图形层完整和清晰。
 
关注与非网微信 ( ee-focus )
限量版产业观察、行业动态、技术大餐每日推荐
享受快时代的精品慢阅读
 

 

继续阅读
华米正式提交IPO招股书,小米系投石问路
华米正式提交IPO招股书,小米系投石问路

据报道,美国东部时间12日,小米生态链公司华米科技向美国证券交易委员会(SEC)正式提交IPO招股书。

科普文:CPU与GPU之间是怎样通信的?
科普文:CPU与GPU之间是怎样通信的?

渲染流水线的起点是CPU,即应用阶段。大致可分为下面三个阶段:

Tableau发布Hyper - 全新的数据引擎技术实现前所未有的分析性能

可视化分析领域的领军企业 Tableau Software今日宣布正式推出 Hyper,即 Tableau 10.5 中的全新数据引擎技术。

怎样选择合适的电源IC?
怎样选择合适的电源IC?

选择电源IC不仅仅要考虑满足电路性能的要求及可靠性,还要考虑它的体积、重量、延长电池寿命及成本等问题。这里给出一些选择基本原则以及推荐

抓住机遇,未来从数据开始

企业云创新的未来从数据开始。数据为不同行业的企业创造了巨大机遇,推动云计算的发展,变革业务。为更好驾驭数据的指数级增长,英特尔与合作伙伴不断创新,实现企业级云计算的突破。

更多资讯
加州大学研究硅电路板,提高处理器运行速度
加州大学研究硅电路板,提高处理器运行速度

近日(1月12日),知名研究员闵应骅在《放开思路,重振计算科学技术》一文阐述了许多新奇的科技思路,比如,冷量子神经元、用线做计算、出击纳米小滴、硅电路板等。

中国EDA:由点突破,支持本土公司;并购整合,服务全产业链

目前,全球EDA工具市场被三大巨头瓜分,Synopsys、Cadence、Mentor三巨头拥有大部分EDA工具市场份额。

IPC北美EMS和PCB行业调研项目开放报名

IPC北美地区刚性印制板、挠性印制板、合同电子制造(EMS)行业调研项目开始新样本招募工作,IPC会员可在2018年2月2日前提出申请,此项目只对IPC会员开放。

通讯代际升级, 5G助力PCB行业发展
通讯代际升级, 5G助力PCB行业发展

随着通讯代际升级步伐不断加速,4G进入后周期,5G将助力PCB行业进一步发展,繁荣PCB市场。

PCB行业景气上行,捷多邦创新催化高成长

近日(1月11日),东方财富证券要闻发表PCB行业专题文章,称PCB行业国造空间犹存,创新催化频出。知名全球PCB打样品牌企业捷多邦亦看好18年行业景气,称行业继续保持繁荣,创新将催化PCB新一轮高成长。

Moore8直播课堂
电路方案