Lattice发布四个MachXO2的新的参考设计

2012-06-05 11:12:50 来源:互联网
标签:

 莱迪思半导体公司日前宣布发布四个新的参考设计,适用于低成本、低功耗的MachXO2™系列可编程逻辑器件(PLD)。新的参考设计简化并增强了MachXO2器件中特有的嵌入式功能块(EFB)中内置I2C、SPI和用户闪存的功能的使用。还发布了五个新的演示示例设计和三个更新的应用说明,重点介绍基于嵌入式闪存的嵌入式功能块。

自从MachXO2系列量产以来,数百家客户已经利用EFB内置的I2C、SPI和用户闪存功能与微处理器、微控制器、存储器和其它系统外设连接,广泛用于各种I/O扩展和桥接、数据存储、配置和电源定序的应用。现在,新的参考设计扩展了EFB易于使用、现成的RTL代码,可以实现以下功能,每种都有标准数据和指令接口:

• I2C从动(莱迪思参考设计编号RD1124)
• SPI从动(RD1125)
• UFM访问(RD1126)
• 嵌入式编程(RD1129)

所有RTL代码都经注释和参数化处理,所以可以很容易地进行更改,实现用户的设计。
五个新的演示设计使用莱迪思低成本的硬件开发套件实现了EFB参考设计,其中包括特价销售的MachXO2 Pico开发套件,系统配置如下:

• I2C主控和I2C从动(莱迪思演示设计,编号UG55)
• SPI主控和SPI从动(UG56)
• 使用C语言和LatticeMico8™微控制器的I2C & SPI主控(UG54)
• 通过Wishbone总线接口编程(UG57)
• 通过I2C进行嵌入式编程(UG58)

这些设计每个都带有注释、预验证的RTL和C代码,可以很方便地重用,为工程师们提供一个良好的设计开端。有关MachXO2编程、配置和EFB固化IP功能的其他更新的文档,请查阅下面的应用说明:

• TN1204 – MachXO2编程和配置使用指南
• TN1205 – 使用MachXO2器件的用户闪存和固化的控制功能用户指南
• TN1246 – 使用MachXO2器件的用户闪存和固化的控制功能参考设计

 
关注与非网微信 ( ee-focus )
限量版产业观察、行业动态、技术大餐每日推荐
享受快时代的精品慢阅读
 

 

继续阅读
Silicon Labs最新智能家居参考设计加速IoT可连接设备开发

Silicon Labs(亦名“芯科科技”,NASDAQ:SLAB)近日宣布针对智能家居市场推出两种最新的无线占用传感器(occupancy sensor)和智能插座参考设计,这些物联网(IoT)可连接设备解决方案旨在让我们的家庭生活变得更安全、更方便、更高效节能。获得FCC和UL预认证的参考设计为基于Silicon Labs可靠的Zig

莱迪思半导体推出Lattice Diamond设计工具套件的最新升级版--3.7版本

莱迪思半导体公司(NASDAQ: LSCC),客制化智能互连解决方案市场的领先供应商,近日宣布Lattice Diamond设计工具套件的最新升级版——3.7版本,现已上市。

贸泽电子祝贺睿柏林车队与董荷斌在2015WEC富士站夺冠

贸泽电子(Mouser Electronics)宣布,祝贺其赞助的睿柏林(REBELLION RACING)车队在10月11日国际汽联世界耐力锦标赛(WEC)富士站中包揽LMP1-L组冠军和季军,同时祝贺董荷斌在亚洲勒芒系列赛揭幕战中勇夺LMP3组冠军,在富士山脚下展现勒芒精神,传递Mouser对速度的坚持。

暹罗告捷!贸泽电子恭贺董荷斌在亚洲保时捷卡雷拉杯泰国站登上领奖台

半导体与电子元器件业顶尖工程设计资源与授权分销商贸泽电子(Mouser Electronics)恭贺其赞助的华人第一赛车手董荷斌在8月2日举行的亚洲保时捷卡雷拉杯泰国站第8回合的比赛中收获季军,本赛季第三次登上领奖台,此役收获16积分的董荷斌也超越了他的老对手马丁,跃居车手榜第四。

完美谢幕!贸泽电子恭贺小皮奎特获得首届Formula E年度车手总冠军

半导体与电子元器件业顶尖工程设计资源与授权分销商贸泽电子(Mouser Electronics)恭贺国际汽联电动方程式大赛首赛季于伦敦当地时间28日完美收官,作为首赛季唯一的“一站双赛”,十支车队、二十名车手经过激烈角逐,Mouser所赞助中国车队车手小皮奎特不负众望,取得了本年度车手总冠军。

更多资讯
C语言模块化程序设计相关概念

模块划分的"划"是规划的意思,意指怎样合理的将一个很大的软件划分为一系列功能独立的部分合作完成系统的需求。C语言作为一种结构化的程序设计语言,在模块的划分上主要依据功能(依功能进行划分在面向对象设计中成为一个错误,牛顿定律遇到了>相对论),C语言模块化程序设计需理解如下概念

从易到难总结几种FPGA时序约束方法

从最近一段时间工作和学习的成果中,我总结了如下几种进行时序约束的方法。按照从易到难的顺序排列如下:

如何使用一个DSP block实现4个11位浮点型数据乘法运算

随着深度学习的发展,为了解决更加抽象,更加复杂的学习问题,深度学习的网络规模在不断的增加,计算和数据的复杂也随之剧增。INTEL FPGA具有高性能,可编程,低功耗等特点,为AI应用加速提供了一种灵活、确定的低延迟、高通量、节能的解决方案。

FPGA时序约束方法汇总,从易到难的都有

从最近一段时间工作和学习的成果中,我总结了如下几种进行时序约束的方法。按照从易到难的顺序排列如下:

PCB设计中BGA器件布局布线经验谈
PCB设计中BGA器件布局布线经验谈

SMT(Surface Mount Technology 表面安装)技术顺应了智能电子产品小型化,轻型化的发展潮流,为实现电子产品的轻、薄、短、小打下了基础。SMT技术在90年代也走向成熟的阶段。