高云半导体发布FPGA软件在线Debug工具—在线逻辑分析仪GAO

2016-12-26 09:54:39 来源:EEFOCUS
标签:

广东高云半导体科技股份有限公司(以下简称“高云半导体”)近日宣布:高云半导体拥有完全自主知识产权的FPGA设计软件—云源Ⓡ软件设计系统发布在线Debug工具—在线逻辑分析仪Gowin Analysis Oscilloscope(简称:GAO)。

 

 

作为云源Ⓡ软件设计系统集成的实时在线Debug工具,GAO可为用户实时监测硬件电路的逻辑电平(高电平或低电平)并加以存储,同时以时序波形图直观显示,便于用户快速检测、分析电路设计中的错误。

 

“GAO是高云半导体为方便用户设计推出的,并集成于云源Ⓡ软件设计系统的在线分析工具”,高云半导体首席技术官宋宁博士表示,“能够帮助用户更加便捷、灵活快速的进行硬件电路设计分析、缩短验证时间,并鼓励用户实现设计创新。”

 

云源Ⓡ软件设计系统是专为高云半导体的FPGA芯片而配套的集成电路设计与实现工具。云源Ⓡ软件针对高云FPGA芯片构架的低功耗、低成本特点进行了全面的优化设计,覆盖了从HDL电路功能描述到FPGA位流(bit stream)的完整流程,包括了优化设计、自动设计、图形交互设计等功能,具有性能优越、容易使用等特点。

 
关注与非网微信 ( ee-focus )
限量版产业观察、行业动态、技术大餐每日推荐
享受快时代的精品慢阅读
 

 

继续阅读
高云半导体小蜜蜂家族GW1NS系列GW1NS-2 FPGA-SoC芯片开始提供工程样片及开发板,迈出布局AI第一步

中国广州,2018年7月23日,广东高云半导体科技股份有限公司(以下简称“高云半导体”)今日宣布:高云半导体首款FPGA-SoC 产品—小蜜蜂®(LittleBee®)家族GW1NS系列GW1NS-2开始提供工程样片及开发板,揭开了布局AI的序幕。

高云半导体发布基于小蜜蜂家族GW1NS系列GW1NS-2 FPGA-SoC芯片的软硬件设计一体化开发平台

中国广州,2018年7月23日,广东高云半导体科技股份有限公司(以下简称“高云半导体”)今日宣布:高云半导体发布基于小蜜蜂家族GW1NS系列GW1NS-2 FPGA-SoC芯片的软硬件设计一体化开发平台。

高云半导体广州总部启用暨校企合作研讨会

中国广州,2018年7月10日,广东高云半导体科技股份有限公司(以下简称“高云半导体”)于7月10日在广州科学城总部经济区科学大道243号A5栋10楼举行总部启用暨校企合作研讨会,中山大学、华南理工大学、山东大学、广东工业大学,广州国家现代服务业集成电路设计产业化基地等高校代表与基地参加了研讨。

高云半导体设立北美销售办事处加速拓展美洲业务

美国加州圣何塞,2018年5月21日,国内领先的低功耗、小封装和性能驱动的现场可编程逻辑器件(FPGA)供应商广东高云半导体科技股份有限公司(如下简称“高云半导体”),近日宣布在硅谷设立北美销售办事处,以顺应北美地区在消费电子、通信、工业、汽车电子和医疗领域对FPGA持续快速增长的市场需求,加速高云半导体在美洲地区的市场拓展与销售增长。

高云半导体荣获“五大中国最具潜力 IC 设计公司”奖

中国广州,2018年3月30日,由全球电子产业媒体集团AspenCore旗下《电子工程专辑》、《EDN电子技术设计》和《国际电子商情》共同举办的“2018年度中国IC设计奖”颁奖晚宴于上海龙之梦万丽酒店隆重拉开帷幕。

更多资讯
从易到难总结几种FPGA时序约束方法

从最近一段时间工作和学习的成果中,我总结了如下几种进行时序约束的方法。按照从易到难的顺序排列如下:

如何使用一个DSP block实现4个11位浮点型数据乘法运算

随着深度学习的发展,为了解决更加抽象,更加复杂的学习问题,深度学习的网络规模在不断的增加,计算和数据的复杂也随之剧增。INTEL FPGA具有高性能,可编程,低功耗等特点,为AI应用加速提供了一种灵活、确定的低延迟、高通量、节能的解决方案。

FPGA时序约束方法汇总,从易到难的都有

从最近一段时间工作和学习的成果中,我总结了如下几种进行时序约束的方法。按照从易到难的顺序排列如下:

PCB设计中BGA器件布局布线经验谈
PCB设计中BGA器件布局布线经验谈

SMT(Surface Mount Technology 表面安装)技术顺应了智能电子产品小型化,轻型化的发展潮流,为实现电子产品的轻、薄、短、小打下了基础。SMT技术在90年代也走向成熟的阶段。

什么?Python+FPGA!?

早年,虽然Python是一款比较容易上手的脚本语言,而且有强大的社区支持,一些非计算机专业领域的人都选它作为入门语言。遗憾的是,它不能实现一些非常底层的操控,所以在硬件领域并不起眼。

电路方案