一个技术让英特尔FPGA拥有更高AI运算能力

2017-12-21 09:18:20 来源:经济日报
标签:

 

今年8月下旬宣布推出可提供39.5 TFLOPS运算效能的Stratix 10 FPGA可程序化处理器之后,Intel 稍早宣布跟进采用HBM2高带宽内存的Stratix 10 MX FPGA可程序化处理器,藉此对应更高运算数据量。

 


目前包含AMD、NVIDIA均把高带宽内存用于旗下显示适配器产品,藉此对应更高显示效能硬件加速效果。 Intel预期也是看见HBM内存模块应用的发展潜力,此次宣布推出的Stratix 10 MX FPGA可程序化处理器,便是在今年8月下旬推出的Stratix 10 FPGA可程序化处理器基础上, 加上HBM2内存高达512Gbps数据传输率,并且以Intel本身EMIB技术封装。

Stratix 10 MX FPGA可程序化处理器同样锁定高效能超级计算机运算需求打造,且可对应数据分析、推演预测、人工智能、虚拟化功能等技术使用,分别区分整合28G收发器的Stratix 10 GX FPGA可程序化处理器, 以及整合ARM架构四核操作数件的Stratix 10 SX FPGA可程序化处理器,均以Intel自有14nm FinFET制程技术量产。

此外,Intel更强调Stratix 10 MX FPGA可程序化处理器可在高效能数据分析 (HPDA)运作模式下,可针对基于Apache Kafka或Apache Spark Streaming的串流数据框架, 透过不影响处理器运算负担进行实时硬件加速,并且能在同时间内完成存取写入,以及加密、解密动作。

 

 
关注与非网微信 ( ee-focus )
限量版产业观察、行业动态、技术大餐每日推荐
享受快时代的精品慢阅读
 

 

继续阅读
通过单片机控制数据流对FPGA进行编程配置

基于FPGA基本数据流的下载控制方式,利用遗传算法,通过单片机控制数据流的方式对FPGA进行编程配置,实现自身重构,使系统具有自适应、自组织和自修复的特性。

想解决AI SoC互连挑战?只有靠“它”了

某家AI SoC设计公司在进行前端设计(逻辑设计)时,第一步进行功能设计,即将SoC划分为若干功能模块,并决定实现这些功能将要使用的IP核。

性能爆炸?麒麟1020竟有麒麟970双倍性能

随着5G时代的临近,高通与华为之间的竞争愈发激烈。外媒报道称,华为麒麟980的下一代处理器芯片麒麟1020已经提前进入研发阶段。值得注意的是,这是一款5G芯片。

华硕畅370骁龙本气势逼人,英特尔如何应对?

轻薄便携的笔记本电脑,一直以来都是许多消费者的最爱。然而在实际使用当中,这类产品较短的续航时间,以及网络连接困难等问题,也让不少用户困扰不已。

英特尔CEO科再奇辞职

据外媒报道,英特尔公司CEO科再奇(Brian Krzanich)已辞去CEO和董事之职,公司CFO罗伯特·斯万(Robert Swan)出任临时CEO,该任命即刻生效。

更多资讯
搞懂数据分析中因变量和自变量之间的关系

回归模型有多种,一般在数据分析中用的比较常用的有线性回归和逻辑回归。其描述的是一组因变量和自变量之间的关系,通过特定的方程来模拟。这么做的目的也是为了预测,但有时也不是全部为了预测,只是为了解释一种现象,因果关系。

树莓派 3B 接MPU6050方法 以及ROS应用
树莓派 3B 接MPU6050方法 以及ROS应用

主要是ROS应用,不多说了,可能要你自己重新编译工作空间的话,可以选择性的只编译这个包就行了。

典型的SDSoC设计开发的几个步骤
典型的SDSoC设计开发的几个步骤

类比到FPGA SoC的应用开发中,用户最关注的部分往往是算法的最终实现和算法模块的优化——包括IP或是软件功能块——SDSoC的设计理念正是让用户能够更加专注于这些核心问题,其他问题SDSoC帮你搞掂。从这个意义上看,SDSoC在“简单”的背后确实不简单。

HDL仿真器基于事件的仿真算法
HDL仿真器基于事件的仿真算法

目前,HDL仿真器主要有三种实现算法(机制):基于时间的算法(Time-Based)、基于事件的算法(Event-Based,EBS)和基于周期的算法(Cycle-Based,CBS)。

当FPGA越来越像SoC,FPGA跟ASIC还有啥区别
当FPGA越来越像SoC,FPGA跟ASIC还有啥区别

随着处理器被添加到传统FPGA中,可编程性被添加到ASIC中,FPGA和ASIC的分界线日益模糊。

Moore8直播课堂
电路方案