·AccelerComm 的极化码半导体知识产权(Polar Code IP)已集成到 Achronix 的 FPGA 产品组合之中
 
·Achronix 的 ACE 设计工具也与 AccelerComm 的 IP 实现集成,以面向 Speedcore 嵌入式 FPGA(eFPGA)技术
 
基于现场可编程门阵列(FPGA)的硬件加速器器件和嵌入式 FPGA(eFPGA)领域内的领导性企业 Achronix 半导体公司(Achronix Semiconductor Corporation)日前宣布:与专注于下一代无线通信加速的半导体知识产权(IP)企业 AccelerComm 有限公司达成合作。AccelerComm 专利申请中的极化码(Polar Code)已经被移植到 Achronix 的 FPGA 产品组合中,从而支持客户实现更快速的产品上市,并为使用 New Radio 新无线的 5G 增强移动宽带(eMBB)技术方案提供客制化服务。AccelerComm 的 IP 已经被集成到 ACE 设计工具中,以用于 Achronix 的 SpeedcoreTM 嵌入式 FPGA(eFPGA)技术。
 
极性前向纠错(Forward Error Correction,FEC)码被用于高性能 5G 系统中的控制通道。AccelerComm 的极化码解决方案基于一种独特的存储架构,可在正确的时间将正确的信息传送给正确的处理单元,从而改善硬件效率、功率效率和延迟性。随着这款 IP 适用于 Achronix Speedcore eFPGA 阵列结构,可实现比其它可选的、基于软件的方法更低的功耗和更高的吞吐量。在搭载了 eFPGA 的特定用途集成电路(ASIC)或系统级芯片(SoC)中实例化极化码 IP,可使集成化解决方案具有最小的通信延迟和最低的功耗。
 
“我们非常高兴能够与 AccelerComm 合作,来进一步丰富 Achronix 的合作伙伴计划,”Achronix 产品规划和业务发展高级总监 Mike Fitton 说道。“通过在我们的 eFPGA 中将 AccelerComm 行业领先的极化码实现实例化,能够支持搭载了 Speedcore eFPGA 的 ASIC 和 SoC 通过更新来支持全新标准。我们看到,对新需求和新兴标准进行灵活再编程的能力,将成为高性价比的部署 5G 的基本条件。”
 
Achronix 和 AccelerComm 将继续为未来的 5G 版本开发解决方案。“5G 标准需要创新性的开发活动,特别是需要开发超可靠、低延迟通信和大规模机器类通信所需的新特性。”AccelerComm 董事长兼代理首席执行官 Tom Cronk 评论道。“5G Release 16 规范中的这些新元素要求面向新出现的波形和新编码进行创新。AccelerComm 在 IP 工程中的卓越表现加上 Achronix 灵活的硬件加速产品组合,可为客户提供一种强大的手段来支持永不过时的通信基础设施部署。”