加入星计划,您可以享受以下权益:

  • 创作内容快速变现
  • 行业影响力扩散
  • 作品版权保护
  • 300W+ 专业用户
  • 1.5W+ 优质创作者
  • 5000+ 长期合作伙伴
立即加入
  • 正文
  • 推荐器件
  • 相关推荐
  • 电子产业图谱
申请入驻 产业图谱

新思科技和台积公司推动芯片创新,开发基于N4P制程技术的最广泛IP核组合

2021/11/19
314
阅读需 3 分钟
加入交流群
扫码加入
获取工程师必备礼包
参与热点资讯讨论

加利福尼亚州山景城2021年11月19日 /美通社/ --新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)近日宣布与台积公司合作,基于台积公司N4P制程技术开发广泛的Synopsys DesignWare®接口和基础IP核组合,以促进芯片创新,助力开发者快速地成功设计出复杂的高性能计算(HPC) 和移动SoC。基于这一合作,开发者可基于台积公司的先进制程技术使用高质量IP核以实现设计和项目进度的严苛要求,并在性能、功耗、面积、带宽和延迟等方面进行优化。

台积公司设计基础设施管理事业部副总经理Suk Lee表示:“台积公司始终与我们的开放创新平台(OIP®)生态系统合作伙伴们密切合作,使下一代设计的功耗和性能能够基于我们最新的N4P制程技术实现显著提升。N4P技术可提供独特的PPA平衡,帮助客户持续交付领先的HPC、移动端和其他高性能产品。台积公司与新思科技将长期合作,持续提供基于台积公司先进制程技术的高质量DesignWare IP核,以N4P技术的优势赋能开发者,加快差异化产品的上市速度。”

新思科技营销和战略高级副总裁John Koeter表示:“我们开发基于台积公司N4P制程技术的DesignWare IP核,协助开发者快速将IP核集成到芯片设计中,并实现性能、功耗和面积的优化。新思科技一直致力于开发基于先进工艺技术的经过硅验证并符合标准的IP核,为开发者提供实现其设计要求的低风险路径。”

新思科技广泛的DesignWare IP核组合包括逻辑库、嵌入式存储器、IO、PVT监视器、嵌入式测试、模拟IP、接口IP、安全IP、嵌入式处理器和子系统。为了加速原型设计、软件开发以及将IP核整合进芯片,新思科技“IP Accelerated”计划提供IP核原型设计套件、IP核软件开发套件和IP核子系统。我们在IP核质量和全面技术支持方面进行了大量投资,以协助开发者降低集成风险,缩短产品上市时间。

产品上市时间和资源 

台积公司N4P制程技术上的DesignWare接口和基础IP核计划于2022年第一度开始上市。

推荐器件

更多器件
器件型号 数量 器件厂商 器件描述 数据手册 ECAD模型 风险等级 参考价格 更多信息
0022112032 1 Molex Board Connector, 3 Contact(s), 1 Row(s), Male, Straight, Solder Terminal, LOW HALOGEN, ROHS AND REACH COMPLIANT

ECAD模型

下载ECAD模型
$0.73 查看
4609H-701-121/560L 1 Bourns Inc RC Network, Terminator, 120ohm, 50V, 0.000056uF, Through Hole Mount, 9 Pins, SIP, ROHS COMPLIANT
暂无数据 查看
XAL4020-601MEC 1 Coilcraft Inc General Purpose Inductor, 0.6uH, 20%, 1 Element, Composite-Core, SMD, 1515, CHIP, 1515

ECAD模型

下载ECAD模型
$6.1 查看

相关推荐

电子产业图谱