你想要的candence IC5141使用教程详解
上传时间:2019/04/22 资源大小:2.84MB
[摘要] cadence 公司 IC5141 工具主要包括集成平台 design frame work II、原理图编 辑工具 virtuoso schematic editor、仿真工具、版图编辑工具 virtuoso layout editor、 以及物理验证工具,如 diva 等。本部分着重介绍原
Verilog-AMS实值建模指南
上传时间:2019/04/22 资源大小:1.02MB
[摘要] 实值建模(RVM)是一种方法,你可以通过它来执行模拟或验证 采用离散模拟实值的混合信号设计。 这只允许使用模拟 该数字解算器,避免了较慢的模拟仿真,实现了密集的验证 短时间内混合信号设计。 在这种情况下,您需要考虑权衡 在仿真性能和精度之间。 RVM还提供了链接的可
snug 资料收集clk,fsm,low_power,asyn_fifo,sv,reset等
上传时间:2019/04/22 资源大小:15MB
[摘要] 复位恢复时间是指复位解除断言到时钟信号再次升高之间的时间。
《低功耗方法论手册》
上传时间:2019/04/22 资源大小:3.97MB
[摘要] 《低功耗方法论手册》是ARM和Synopsys在商业上以及我们两个人长达十年的合作成果。 1997年,ARM和Synopsys合作开发了一个可合成的ARM7核心。 戴夫是这个项目的负责人; Mike的团队执行了项目的Synopsys部分。 这导致了ARM9上的一个类似项目。
design compiler version设计编译器文档集
上传时间:2019/04/22 资源大小:1.02MB
[摘要] 本节描述design compiler version 2002.05中包含的新特性、增强和更改。 除非另有说明,否则您可以在设计编译器文档集2002.05版中找到关于这些项的添加信息
关于多核CPU技术看这个就对了
上传时间:2019/04/21 资源大小:1.08MB
[摘要] 处理器的发展可谓日新月异,CPU对计算机性能的发挥起着至关重要的作用,随着信息时代的到来,各层次的电脑用户对电脑的性能提出了更高的要求,单核处理器已经不能满足人们日常工作生活所需。 伴随着数字化办公和数字生活的来临,这些未来科技的实现,需要处理器拥有更高性能,以便提供给我们:更快的音频/视
RISC 微处理器设计
上传时间:2019/04/21 资源大小:383.91KB
[摘要] 计算机中数的表示 二进制,CMOS电路用电压高低表示“0”和“1” 其它表示方法:超导计算机、量子计算机、分子计算机 CMOS门电路 电路原理 延迟模型
分享几篇关于DDR的介绍论文
上传时间:2019/04/21 资源大小:731.17KB
[摘要] 本文首先分析了DDR SDRAM的基本特征,并提出了相应的解决方案 详细介绍了基于J EDEC DDR SDRAM规范的DDR SDRAM控制器设计方案。 该控制器采用Verilog HDL硬件描述语言实现,并集成到高性能SoC中。 仿真由Synopsys VCS进行,控制器也通过
VLSI系统的3D集成 - Pan Stanford Pub(2011)
上传时间:2019/04/21 资源大小:13.76MB
[摘要] 集成电路的推动者,在微电子工业面临着前所未有的规模壁垒的时候,这是由于基础物理和经济的限制。 三维集成为将传统的平面集成电路实现空间转换为三维空间提供了一种机制。 因此,它为进一步提高性能(“More Moore”)提供了扩展几何尺度的途径,并提供了功能多样化(
何宾老师的 XILINX EDK详细教程PDF
上传时间:2019/04/21 资源大小:1.08MB
[摘要]   Xilinx片上可编程系统设计导论   AXI4规范   MicroBlaze处理器原理   EDK13.1工具概述   操作系统(OS)及板级支持包(BSP)概述   基于MicroBlaze和AXI4的可编