ppp和hdlc协议
上传时间:2019/04/27 资源大小:1.14MB
[摘要] 特性 Low-VDD 提单减少泄漏 方法 分开读端口 由M10泄漏 性能 400 mv@475khz 3.28华盛顿大学 320mV W/O读取错误@27℃ 380mV W/O写入错误@27℃ Vmin = 300 mv@1%一点错误 256 bit
RS编解码器的SOC集成设计和验证
上传时间:2019/04/27 资源大小:2.11MB
[摘要] 现代社会已经进入数字信息化的时代,保证信息的准确性和可靠性异 常重要。纠错码是提高信息传输可靠性的一种重要手段,Rs码是一种典型 的纠错码,在线性分组码中,它具有最强的纠错能力,既能纠正随机错误, 也能纠正突发错误,因而被广泛地应用于数据通信和数据存储系统的差错 控制。同时,随着对Rs码研究的
深入研究NAND Flash控制器
上传时间:2019/04/27 资源大小:5.19MB
[摘要] 移动电话的功能日益丰富,其对系统中数据存储容量的需求正在快速增长。 NAND Flash具有速度快、密度大、成本低等特点,在各种数码产品中得到了广泛 应用,在各种片上系统芯片中(SOC)集成NAND Flash控制器正成为一种趋势。 本文讨论了Flash Memory的两种主流实现技术即NAN
深入研究MPEG一4标准及其建议的视频解码模型
上传时间:2019/04/27 资源大小:1.38MB
[摘要] 如今信息技术飞速发展,人们对多媒体,特别是包含有大量信息的数字视频的 需求也越来越大。同时,超大规模集成电路技术fvLSI)、可编程逻辑器件(FPGA 等)的发展使实时的视频编解码成为可能。 本文深入研究了MPEG一4标准及其建议的视频解码模型。在此基础上针对 MPEG-4标准提出了一种基于硬
JTAG的理论研究和设计实现
上传时间:2019/04/27 资源大小:1.88MB
[摘要] 边界扫描技术是符合IEEE规范的一种测试方法,JTAG设计的实现降 低了测试的复杂度、提高了质量及缩短面市时问。适合进行超大规模集成电路的 测试。同时,JTAG以采用更小的体积而提供更强的功能的优势,主要应用到集成 电路设计和测试验证的开发研究方面,但实现边界扫描技术需要超出铂的附加芯 片
JPEG2000算法的VLSI实现及系统集成
上传时间:2019/04/27 资源大小:4.11MB
[摘要] 随麓多媒体技术和互联网的快速发展,信息爨越来越大,给有限的存储空间和传 输带宽带来了豳难,鞠而需隳对数据进行有效的处理和压缩。JPEG2000熙ISO璇新 撼窭鲮强像绽筠算法,具毒较好戆压缝效率,_羚显戆实现矮爨和努瓣率豹累进嵇输, 非常适合网络传输,因而具有广阔的应用前景。
一文读懂HfTiO高栅介质GeMOS电容
上传时间:2019/04/27 资源大小:1.58MB
[摘要] 采用反应磁控溅射方法和湿氮退火工艺在 Ge 衬底上分别制备了 HfO2 和 H fTiO 高介电常数( k) 栅介 质薄膜。电特性测量表明, H fTiO 样品由于 Ti 元素的引入有效提高了栅介质的介电常数, 减小了等效氧化物厚 度, 但同时也使界面态密度有所增加。控制 HfT iO 中 T
FPGA+IP核的设计
上传时间:2019/04/27 资源大小:3.24MB
[摘要]     FPGA能够减少电子系统的开发风险和开发成本,缩短上市时间,降低维护 升级成本,广泛地应用在电子系统中。随着集成电路向着片上系统 ( S o c)的发 展,需要设计出FPGA I P核用于Soc芯片的设计。     本论文的
16位定点DSP“ES51D16”的可测性设计
上传时间:2019/04/27 资源大小:2.46MB
[摘要] 随着集成电路的设计规模不断扩大和设计周期的逐渐缩短,系统芯片(soC, system on_a_C11ip)设计已成为芯片设计的主流。可测性设计因其能够显著减少 测试开销、提高设计的可测性而受到广泛的关注,因此,SoC的可测性设计必然 成为芯片设计的焦点之一。 本文在深入研究S
AHB总线上CAN控制器的实现
上传时间:2019/04/27 资源大小:2.52MB
[摘要] CAN总线是一种广泛应用于汽车自动化和工业过程控制领域的现场总线, AHB总线则是一种广泛应用于嵌入式系统的系统总线。 本论文介绍了CAN规范和AHB规范,并且设计了一个CAN控制器和符合 AHB规范的接口。CAN控制器作为AHB总线的从设备,通过该接口挂在$698P 处理器内