串行/解串器是高速数据通信中的接口电路。串行/解串器在高速数据通信领域已经非常常见,它们不但在光纤数据传播中起着重要作用,其重要性就如同双绞线之于网络一样,在短距离芯片互联中同样起着重要作用。主要结构有源同步接口结构、前置时钟结构、差分数据分组传输结构等。

 

串行器和解串器的作用

高速串行数据通信在许多应用中广泛出现,并且它们在继续更广泛的替换掉传统的并行数据连接系统,例如集成电路设备(IDE)硬盘接口电路、ATA规格或 AT 扩展包接口(ATA/ATAPI),以及双向并行通信。并行通信和串行通信最基本的差别就在于它们对应的在两个器件之间用作传输数据的物理信道的数量。并行通信意味着数据通路除了连地通路外,还包含有许多物理信道,而串行通信中数据通路常常只存在两条指定的信道,用于传输一对差分信号,同时并不需要连地通路。并行数据通信和串行数据通信的另外一个重要区别,在于二者系统是否工作在同步模式下,并行系统通常工作在同步模式下,串行系统则在非同步模式下,这样串行系统就允许有一个频率上的失配,而不需要应用相同的时钟参考源。

 

串行器和解串器如何配合使用

特性

宽输入电压范围:电池外电源电压为 4.5V 至 40V

 

通过 LVDS 进行所有视频和支持通信

 

支持 24 位 RGB 视频

 

用于多点触摸输入的 400Kbps 反向通道 I2C 连接

 

触觉反馈

 

最先进的 I2C/SPI 接口 LED 背光控制器,调光比 >10,000:1、开关频率 ~2.2MHz、混合调光以及安全和容错/功能

 

可根据输入调节背光

 

环境光传感器

 

LCD 和背光上的热敏电阻输入实现热保护

 

参考设计方案中涉及到了多个器件

DS90UH925Q-Q1、DS90UH926Q-Q1、DRV2667、TPS22965-Q1、LM25011-Q1、LP8860-Q1。

 

其中,DS90UH925Q-Q1、DS90UH926Q-Q1分别是FPD-Link III串行器和解串器,两者通常配合使用,为在汽车娱乐系统中安全分发受内容保护的数字视频提供了解决方案。该芯片组将并行RGB视频接口转换为单对高速串行接口。使用行业标准HDCP复制保护方案保护数字视频数据。串行总线方案FPD-Link III通过单个差分链路支持高速前向数据传输和低速反向信道通信的全双工。整合视频数据和控制单个差分对可减少互连尺寸和重量,同时还可消除偏斜问题并简化系统设计。

 

DS90UH925Q-Q1串行器嵌入时钟,内容保护数据有效负载,并将信号电平转换为高速低压差分信号。最多24个RGB数据位被串行化,同时具有三个视频控制信号和多达两个I2S数据输入。

 

通过使用低电压差分信号,数据加扰和随机化以及扩频时钟兼容性来最小化EMI。

 

HDCP密码引擎在串行器和解串器中实现。HDCP密钥存储在片上存储器中。

 

而DS90UH926Q-Q1解串器具有31位并行LVCMOS输出接口,可容纳RGB,视频控制和音频数据。设备从高速串行流中提取时钟。如果输入数据流被锁定,输出LOCK引脚提供链接状态,而不使用训练序列或特殊SYNC模式以及参考时钟。

 

自适应均衡器可优化最大电缆范围。通过输出SSC生成(SSCG)和增强的渐进式转向(EPTO)功能使EMI最小化。

 

同样,DS90UH926Q-Q1也具备HDCP密码引擎在串行器和解串器中实现。HDCP密钥存储在片上存储器中。