Cadence推出业界首款PCI Express 5.0验证IP 现可供货

2017-11-29 10:07:00 来源:EEFOCUS
标签:
Cadence验证IP与TripleCheck技术推动服务器和存储应用可早期采纳下一代PCIe标准
 
楷登电子(美国Cadence 公司, NASDAQ:CDNS)今日宣布,业界首款支持全新 PCI Express ® (PCIe®)5.0 架构的验证 IP(VIP)正式可用。结合 TripleCheck™   技术,Cadence® VIP 旨在帮助设计师快速执行基于 PCIe 5.0 标准的服务器和存储器的系统级芯片(SoC)设计的完整功能性验证,确保产品功能符合设计初衷。
 
创新的并被业界认同的Cadence VIP,已支持全部最新PCIe 标准,并针对5.0架构进行了优化。Cadence VIP的TripleCheck技术提供有验证计划,将需要测量的目标和协议中的规格点一一对应;还提供有一套拥有上千条用例的测试用例集来确保协议的一致性。可帮助设计师在更短的时间内交付质量更高的终端产品。同时, IndagoÔ 协议调试App提供了基于具体协议的,集合了设计、VIP和验证平台为一体的调试环境。设计师可以通过IndagoÔ 协议调试App来找到设计缺陷的根源。
 
“我们的团队已成功将Cadence用于前代PCIe规格,开发出世界领先的计算和存储器架构的互联解决方案,” 硅谷Mellanox技术公司高级副总裁Shlomit Weiss表示,“Cadence PCIe5.0解决方案对开发下一代产品非常重要,因为高性能、机器学习、云端、存储等应用程序都需要更快的数据速度。”
 
Cadence公司系统和验证事业部产品管理和运营副总裁Michal Siwinksi表示,“结合TripleCheck 技术,我们推出了市场首款PCIe 5.0  VIP,帮助早期用户保证设计符合规格的同时高速完成IP验证。为最新协议提供支持印证了Cadence推进PCIe规格演进的决心,客户可以即刻开始采用我们的PCIe 5.0解决方案。”
 
结合了TripleCheck技术的Cadence VIP是Cadence验证套件(Cadence Verification Suite)的重要组成部分,并针对Xcelium™ 并行逻辑仿真器和支持的第三方仿真器进行了优化。PCIe 5.0 VIP 也为Cadence公司的“系统设计实现”(SDE)战略的推进做出了贡献。该战略旨在帮助系统和半导体公司以更高效的方式开发完整的差异化终端产品。验证套件包括领先的核心引擎、验证架构技术和解决方案,提高设计质量,增加吞吐率,满足各类应用程序和垂直市场的验证需求。
 
 
 
关注与非网微信 ( ee-focus )
限量版产业观察、行业动态、技术大餐每日推荐
享受快时代的精品慢阅读
 

 

继续阅读
超越摩尔:不再拘泥于系统级芯片,极戈让客户按需定制芯片

极戈的ChipBuilderTM平台赋能任何人在几小时内定制一枚芯片,在几周内收到样品。我们邀请产品开发者们参加ChipBuilder的beta测试项目,加入这场“芯片设计革命”!www.zglue.com/ChipBuilder

中国自研Nvme固态硬盘主控获得重大突破:读取达3375MB/s

日前从上游供应链了解到,中国自研PCIe(NVMe)固态硬盘主控芯片性能指标已获得实质性技术突破,从实测性能看已经超过国外同类PCIe主控性能指标,主控性能爆棚。

耐能与Cadence携手合作,将先进视觉应用带到新一代智能设备中

终端人工智能解决方案领导厂商耐能 (Kneron)与楷登电子(美国Cadence公司,NASDAQ:CDNS)于今日共同宣布,双方合作整合耐能KDP 720 NPU处理器与Cadence Tensilica Vision P6 DSP处理器,针对智能安防与监控等高端应用,共同面向市场推广,以为新一代的智能设备提供更丰富的计算机视觉功能。

10nm工艺节点以后,业界对芯片设计有怎样的期待?

格芯宣布退出7nm及以下工艺竞赛的决定,让业界对摩尔定律的质疑声更大。从2011年到2015年每年提升幅度只有12%,2015到2018年提升幅度只有3%了。随着芯片成本越来越高,晶体管密度提升幅度也越来越小,自然有代工厂认为新工艺节点投入产出比很小,放弃是自然之举。摩尔定律在28nm节点之后明显放慢,即便是摩尔定律的捍卫者英特尔,在14

Cadence:10nm以后挑战重重,人工智能和机器学习正在酝酿一场变革

华为麒麟980的发布,开启了手机芯片的7nm时代,新的工艺节点带来了CPU、GPU、NPU的大幅性能提升,将手机芯片提升到了全新高度,但是新的工艺节点同样也让未来的芯片设计面临更多技术方面的挑战,生产设备成本太高,代工厂需要承担更大的风险,应用商需要负担更多的代工费用等等。

更多资讯
与传统开关电源(SMPS)驱动LED相比,交流直接驱动(DACD)的优势

LED技术推动了照明领域的一场革命。结合小型、低功耗、高可靠性和低成本,使得照明可以在不可能用白炽灯或荧光灯技术的地方实施。因此,LED照明在办公室、家庭甚至在我们的车上激增。

PMOS/NMOS/CMOS这些MOS管的使用准则

所有MOS管集成电路(包括P沟道MOS,N沟道MOS,互补MOS管-CMOS集成电路)都有一层绝缘栅,以防止电压击穿。一般器件的绝缘栅氧化层的厚度大约是25nm50nm80nm三种。

影响安装和调试的若干PCB丝印隐患
影响安装和调试的若干PCB丝印隐患

PCB设计中丝印的处理是很容易被工程师忽略的一个环节,一般大家都不太注意,随意处理,但在这个阶段的随意很容易导致日后板卡元器件的安装和调试问题,甚至会彻底毁掉你的整个设计。

PCB设计中模拟电路和数字电路布线时的异同

工程领域中的数字设计人员和数字电路板设计专家在不断增加,这反映了行业的发展趋势。尽管对数字设计的重视带来了电子产品的重大发展,但仍然存在,而且还会一直存在一部分与模拟或现实环境接口的电路设计。

PCB技术详解:HDI技术实现高密度互连板(孔径3-5mil,线宽3-4mil)

HDI板,是指High Density Interconnect,即高密度互连板,是PCB行业在20世纪末发展起来的一门较新的技术。

电路方案