楷登电子(美国 Cadence 公司)今日宣布,WillSemi 采用 Cadence Virtuoso 定制集成电路设计平台,增强了模拟集成电路设计的可靠性,并缩短了产品的总体上市时间。较此前部署的行业解决方案,WillSemi 采用 Cadence 定制集成电路设计流程不仅将模拟设计和实现时间减半,总设计周期时间也缩短了三分之一。
 
Cadence 定制设计流程工具帮助 WillSemi 集成电路设计团队实现了如下目标:
 
采用 Virtuoso 电路原理图编辑器与 Virtuoso 版图套件将总周转时间缩短 30-50%:Virtuoso 电路原理图编辑器内置种类齐全的的,用于各种仿真的,定义明确的元件库,可以加快模拟电路的设计时间。同时,其便捷的连线功能在大幅缩短电路原理图创建时间的同时减少错误发生。采用 Virtuoso 版图套件,WillSemi 团队可以用基于电路原理图约束条件的方法来提高版图设计的效率,并提升正确率。
 
采用 Virtuoso 模拟设计环境提高设计稳健性:在保证工程师易上手的同时,可以快速检测电路设计问题,加快调试进程优化设计效率。
 
采用 Spectre 电路仿真平台增加仿真吞吐量,提高生产效率:采用 Spectre 电路仿真平台,WillSemi 可以在整个设计周期保持设计完整性,增加仿真吞吐量,提高生产效率,。
 
“我们先前的设计流程采用不同 EDA 供应商的多个产品,很难协调一致地运行,” WillSemi 研发副总裁纪刚表示。“Cadence Virtuoso 定制集成电路设计平台更加流畅,帮助我们解决集成电路在设计、验证和实现过程中面临的严峻挑战,因此得以将产品更快交付市场,这要归功于 Cadence 设计流程的易用和高效,以及 Cadence 工程师们为我们提供的巨大支持。”
 
Virtuoso 定制集成电路设计平台提供完整的设计解决方案,可以优化生产效率并提高设计质量。该平台支持 Cadence 系统设计实现战略(SDE),帮助系统和半导体公司高效开发完整、更具差异化的终端产品。