Mentor公司的ModelSim是业界最优秀的HDL语言仿真软件,它能提供友好的仿真环境,是业界唯一的单内核支持VHDL和Verilog混合仿真的仿真器。它采用直接优化的编译技术、Tcl/Tk技术、和单一内核仿真技术,编译仿真速度快,编译的代码与平台无关,便于保护IP核,个性化的图形界面和用户接口,为用户加快调错提供强有力的手段,是FPGA/ASIC设计的首选仿真软件。

 

浅析基于Modelsim FLI接口的协同仿真
介绍了如何利用modelsim提供的FLI(Foreign Language Interface)接口对VHDL设计文件进行协同仿真,给出了协同仿真的意义以及协同仿真的程序结构和系统结构。

 

一种基于Modelsim FLI接口的协同仿真技术
协同仿真就是利用仿真工具提供的外部接口,用其它程序设计语言(非HDL语言,如c语言等)编程,用辅助仿真工具进行仿真。Modelsim提供了与c语言的协同仿真接口。以Windows平台为例,用户可通过modelsim提供的c语言接口函数编程,生成动态链接库,由modelsim调用这些动态链接库进行辅助仿真。

 

modelsim仿真学习笔记
本文介绍如何利用modelsim仿真,验证电路的行为和设想中的是否一致。

 

基于Modelsim FLI接口的协同仿真
MODELsim与c语言协同仿真,一是用于产生测试向量,避免手工编写测试向量的繁琐;二是可以根据程序计算结果自动检查仿真结果正确与否;三是模拟其它模块 (如RAM)的功能,在系统级对设计文件仿真。

 

基于Modelsim FLI接口的FPGA仿真技术
Modelsim的 FLI接口(即 Foreign Language InteRFace)提供了C 语言动态链接程序与仿真器的接口,可以通过 C 语言编程对设计文件进行辅助仿真。

 

FPGA系统设计的仿真验证之: ModelSim仿真工具简介
详细介绍了ModelSim仿真工具的来历和界面应用等方面。

 

FPGA系统设计的仿真验证之: ModelSim的仿真流程
使用ModelSim对设计的HDL程序进行仿真分为功能仿真和时序仿真两种。本节将以一个具体的实例讲解如何使用ModelSim对HDL工程进行功能仿真。

 

FPGA系统设计的仿真验证之:SDRAM读写控制的实现与Modelsim仿真
本节旨在通过分析SDRAM控制器,介绍了SDRAM的基本工作模式。最后使用Modelsim对读写控制器进行仿真,帮助读者进一步了解一个真实的器件模块是如何进行Modelsim仿真的。

 

更多技术资讯,欢迎访问 与非网Modelsim技术专区