加入星计划,您可以享受以下权益:

  • 创作内容快速变现
  • 行业影响力扩散
  • 作品版权保护
  • 300W+ 专业用户
  • 1.5W+ 优质创作者
  • 5000+ 长期合作伙伴
立即加入
  • 正文
    • 标准单元库
    • 时序库概述
    •  
    • 非线性延迟模型
    •  
    • Derating 参数
    •  
    • 时序模型
    •  
    • 参考书目
  • 推荐器件
  • 相关推荐
  • 电子产业图谱
申请入驻 产业图谱

《数字集成电路静态时序分析基础》笔记⑤

2020/11/29
243
阅读需 3 分钟
加入交流群
扫码加入
获取工程师必备礼包
参与热点资讯讨论

网络课程《数字集成电路静态时序分析基础》的笔记

地址:https://www.iccollege.cn/portal/courseDetail/193.mooc

标准单元库

时序库概述

一个模型

包含信息:库名、查找表、各参数单位

对应起之前 TCL 中 cell 的信息

 

非线性延迟模型

延迟模型

以一个反相器为例,输入上升对应输出下降,输入下降对应输出上升,一次考虑延迟模型。

要考虑的两个因素,输出负载和转换时间

时序模型由两种,上图中的是线性模型。

随着制程越来越小,线性模型会越来越不准确,现在基本都使用非线性模型。

 

非线性模型

就像前面的例子,非线性模型使用一个二维查找表储存,如下图中的 index1 和 index2,这两个是查找表的索引,查找表中会包含不同路径、上升或下降转换等不同的延迟信息。

如果坐标并不在查找表中,应该怎么办呢?实际参数是连续的,而查找表是离散的,这种情况肯定会发生的。

将查找表映射到空间中,那么查找表就能生成很多个小平面,然后通过高斯消元法计算。

如上图所示,某一点的延时,可以使用周围的四个点求解。

 

Derating 参数

在老工艺中,翻转域值会定为 10%和 90%,而随着工艺进步,会将域值设定到 30%和 70%,在这个阈值下,才是最线性的。实际值沿用 30%-70%,库使用 10%-90%,实际值范围只有一半,如果想得到实际值,那么就需要乘以 slew_derate_from_library=0.5.

如果实际值和库的值一致,也可以不指定 derate 指定

derate 也可以设定为其他值,如下图,库使用的是 20%-80%,实际值为全摆幅 0%-100%

总而言之,库到实际值需要乘以 derate

在自己 K 库的时候会用到这个参数,在低功耗等场景下,在原有库上做拓展,还要进行晶体管级仿真。

 

时序模型

组合逻辑

有两条 timing arc。

时序单元

相比组合逻辑时序单元的路径更加复杂。

建立时间

保持时间

CK-Q

 

线延迟

分布式模型

线载模型,也使用查找表

线长不在库的查找表中时,和前面的类似地

 

参考书目

推荐器件

更多器件
器件型号 数量 器件厂商 器件描述 数据手册 ECAD模型 风险等级 参考价格 更多信息
EP2C20F256I8N 1 Intel Corporation Field Programmable Gate Array, 1172 CLBs, 402.5MHz, 18752-Cell, CMOS, PBGA256, LEAD FREE, FBGA-256

ECAD模型

下载ECAD模型
$71.13 查看
A3P250-FGG144 1 Microsemi Corporation Field Programmable Gate Array, 6144 CLBs, 250000 Gates, 350MHz, CMOS, PBGA144, 13X 13 MM, 1.45 MM HEIGHT, 1 MM PITCH, GREEN, FBGA-144

ECAD模型

下载ECAD模型
$21.87 查看
10M08DCF256I7G 1 Intel Corporation Field Programmable Gate Array, 8000-Cell, CMOS, PBGA256, 17 X 17 MM, 1 MM PITCH, ROHS COMPLIANT, FBGA-256
暂无数据 查看

相关推荐

电子产业图谱