博客列表

一种高效的基于整帧丢失 的错误隐藏方法的FPGA实现(4)
发表于:2016-09-08 22:06:20 | 分类:默认
浏览( ) | 评论( )

运动补偿模块的架构图:此部分没有单独的实现,直接在整体架构中一起实现了,因此没有做单独的仿真测试。

一种高效的基于整帧丢失 的错误隐藏方法的FPGA实现(3)
发表于:2016-09-08 22:02:32 | 分类:默认
浏览( ) | 评论( )

PBMVE主体逻辑的架构图:verilog实现后的仿真波形图:

一种高效的基于整帧丢失 的错误隐藏方法的FPGA实现(2)
发表于:2016-09-08 21:59:42 | 分类:默认
浏览( ) | 评论( )

中值滤波器的架构图如下:verilog实现后的仿真波形图:

一种高效的基于整帧丢失 的错误隐藏方法的FPGA实现(1)
发表于:2016-09-08 21:51:55 | 分类:默认
浏览( ) | 评论( )

在暑假实现了一个错误隐藏的原创算法PBMVE。顶层设计:整体的架构图如下:使用verilog实现后的RTL图如下:最终效果图:左边的绿色图片为整帧丢失的效果图,即完全没有数据。右边为错误隐藏后的效果,通过前一帧以及前一帧的运动向量可以得到图片。