DesignWare ARC VPX5 和 VPX5FS DSP 处理器整合了超宽矢量架构,加快高度并行的汽车、传感器融合和通信应用

 

加州山景城 2019 年 11 月 7 日 / 美通社

 

重点:

 

新思科技 ARC VPX5 和 VPX5FS DSP 处理器基于扩展指令集,以及为高度并行处理而优化的 VLIW/SIMD 架构


多个矢量浮点流水线支持每个时钟周期最多 512 次浮点运算


线性代数和复杂数学函数的硬件加速加快了计算密集型算法的速度


安全增强型 ARC VPX5FS 处理器支持 ASIL B 和 ASIL D 安全等级,简化汽车芯片的 ISO 26262 认证


具有 C/C++编译器及相关库的 ARC MetaWare 开发工具包可简化应用软件开发


新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)近日宣布推出全新 DesignWare® ARC® VPX5 DSP 和 VPX5FS DSP 处理器 IP 核,该解决方案基于扩展的 ARCv2DSP 指令集,并针对雷达 / 激光雷达、传感器融合和基带通信处理等一系列广泛的高性能信号处理应用进行了优化。ARC VPX5 DSP 处理器实现了可配置的高能效超长指令字(VLIW)/ 单指令多数据(SIMD)架构,该架构结合标量和矢量执行单元来实现高度并行处理。新思科技 ARC VPX5FS DSP 处理器提供安全监视器、锁步功能及其他硬件安全功能,在不显著影响功耗或性能的情况下,帮助设计人员实现最严格的功能安全和故障覆盖等级。ARC MetaWare 开发工具包支持 ARC VPX5 和 VPX5FS DSP 处理器,并提供了一个全面的软件编程环境,包括优化矢量编译器、调试器、指令集模拟器以及带有 DSP 和数学函数的库。

 

Arbe 创始人兼首席技术官 Noam Arkind 表示:“ARC 处理器的信号处理性能可集成在 Arbe 专有实时雷达处理器单元中,让我们对 ARC VPX DSP 处理器的功能非常期待,结合我们独特的硬件加速器,能够进一步扩展可编程解决方案。线性代数加速和高性能矢量浮点流水线等增强功能有助于我们开发精确的算法实现。”

 

ARC VPX5 和 VPX5FS 处理器支持单核、双核和四核配置。每个 VPX 内核包含一个标量执行单元和多个矢量计算单元,支持 512 位矢量字节内的 8 位、16 位和 32 位 SIMD 运算。全新 DSP 处理器高度可配置功能,使开发人员能够通过只选择满足性能所需的硬件功能和矢量资源来优化功耗和尺寸。用于机器学习和人工智能应用的神经网络算法,可以由 ARC VPX 处理器使用 8 位数据类型以及 16 位和 32 位浮点数据类型进行高效处理。

 

为了解决在复杂 DSP 算法中越来越多地使用浮点计算的问题,每个内核中最多提供三个矢量浮点流水线。新思科技 ARC VPX5 和 VPX5FS 支持半精度、单精度和双精度浮点数据类型。每个 VPX 内核还为线性代数和数学指令提供专用硬件加速,从而为基于算法的处理提供超高性能。ARC VPX DSP 处理器每周期可提供 512 次浮点运算和 32 次数学运算。

 

为了加快软件开发, ARC VPX DSP 处理器由配有优化 C/C++编译器的 ARC MetaWare 开发工具包提供支持。自动矢量化功能使该编译器能够有效地将所有受支持的浮点和非浮点数据类型映射到具有完整 MAC 单元饱和度的相应 SIMD 执行单元上。该编译器能够有效地将 VLIW 运算映射到所有矢量计算单元,从而实现高度并行执行。

 

新思科技解决方案事业部营销副总裁 John Koeter 表示:“基于传感器融合、激光雷达和雷达应用的 DSP 密集型算法非常复杂,需要更强的计算和并行处理。新思科技通过提供一系列可配置的高性能 VPX DSP 处理器 IP 核解决方案,使设计人员能够满足海量信号处理需求的同时,满足其芯片的能效要求。”

 

上市和资源

Synopsys DesignWare ARC VPX5 处理器预计将在 2020 年第一季度面向主要客户推出。


Synopsys DesignWare ARC VPX5FS 处理器预计将在 2020 年第二季度面向主要客户推出。