与非网 12 月 10 日讯,近日,希捷科技公司宣布其已经设计了两个基于 RISC-V 指令集架构的处理器,其一支持开放标准的内核,旨在实现高性能,已在机械硬盘中完成了功能验证,另一款则用于面积优化,已完成设计,正在构建。

 

与当前解决方案相比,新的高性能内核可将实时的、关键的硬盘工作负载性能提升高达 3 倍,另外还支持高级伺服(移动控制)算法,用于控制磁头在邻近磁道之间的移动,可实现更精细的定位。

 

面积优化型内核具备可灵活配置的微架构、功能集。经过优化的内核既优化了封装面积,也降低了功耗,从而辅助或支持后台工作负载。

 

它还可以执行安全敏感型边缘计算操作,包括新一代后量子加密。

 

两款处理器都集成了 RISC-V 的安全特性,在边缘端、云端都可以带来更强大的数据可靠性、安全性、移动性,而希捷本身也是 OpenTitan(安全芯片设计开源项目)的成员之一。

 

希捷的首席技术官 John Morris 表示:“将 RISC-V 引入存储设备,为实现特定应用的计算能力创造了机会,使大规模并行计算存储解决方案成为可能。我们相信,这些架构支持许多重要的实例,包括科学模拟以及机器学习。”

 

RISC-V 是一个基于精简指令集(RISC)原则的开源指令集架构(ISA)。该项目 2010 年始于加州大学柏克莱分校,但许多贡献者是该大学以外的志愿者和行业工作者。

 

与大多数指令集相比,RISC-V 指令集可以自由地用于任何目的,允许任何人设计、制造和销售 RISC-V 芯片和软件而不必支付给任何公司专利费。RISC-V 指令集的设计考虑了小型、快速、低功耗的现实情况来实做,但并没有对特定的微架构做过度的设计。