有关 High-Level Synthesis (HLS) 的 NVIDIA 案例分析
[摘要]

通过采用应用Mentor Graphics Catapult®的C++ High-Level Synthesis (HLS)流程,NVIDIA®能够将代码简化5倍,将回归测试所需的CPU数量减少1000倍,并且运行多达1000倍的更多测试,从而为他们的设计获得更高的功能覆盖率。HLS将设计时间缩短了 50%,将包括验证在内的总体开发时间缩短了40%,从而弥补了设计复杂度与设计能力之间的差距。本白皮书将讨论NVIDIA在不断发展的视频、相机和显示器标准领域所面临的挑战,以及HLS/C层次流程何以能够助其在此背景下取得成功。

资源类型:pdf
资源大小:1.08MB
所属分类:技术方案
上传时间:2018/11/22
Mentor Graphics公司简介
  • Mentor Graphics 是电子设计自动化技术的领导产商,它提供完整的软件和硬件设计解决方案,让客户能在短时间内,以最低的成本,在市场上推出功能强大的电子产品。当今电路板与半导体元件变得更加复杂,并随着深亚微米工艺技术在系统单芯片设计深入应用,要把一个具有创意的想法转换成市场上的产品,其中的困难度已大幅增加;为此 Mentor提供了技术创新的产品与完整解决方案,让工程师得以克服他们所面临的设计挑战。
  • Mentor Graphics近日宣布推出第一阶段的最新系统设计企业平台,以应对印刷电路板(PCB)系统所面临的设计复杂度提升、员工人力结构改变以及系统感知设计需求等挑战。第一阶段推出的新产品Xpedition PCB布局技术。此新平台是专为加速采用部署新技术所设计的。