热搜收起
搜索历史清空
热点:创客邦 | 绿色能源技术大会 | 毕业求职干货 | 毕业基金 | ST挑战赛 | 芯”年鉴 | 新品推荐
IQD是WürthEleitronik eiSos Group的子公司,以2.0 x 1.6 mm的小型封装推出了其最新的LVDS / LVPECL振荡器IQXO-406和IQXO-439。
时钟信号衰减会增加抖动,因此对驱动器输出的端接很重要。为了避免抖动和时钟质量降低的不利影响,需要使用恰当的信号端接方法。4种端接方法分享给你们。
LVPECL/LVDS Clock Oscillators for Telecommunication Applications
ECL等高速信号电平标准,在基本的嵌入式领域(单片机、ARM等)用的并不多,但是在通讯领域或大于1Gbps互连的领域,ECL信号的使用比较广泛。虽然现在有被一些更容易端接的信号(如CML)等替代的趋势,在基本的时钟设计上,ECL用的还是很多的。去了解ECL信号的原理,对理解高速差分信号有很大的帮助。本文收集了网上的一些资料,汇集成一个EC
硅基频率控制产品的全球创新领导厂商和制造厂商ECS Inc. International宣布推出ECSpressCON 系列可配置振荡器产品。
凌力尔特公司 (Linear Technology Corporation) 推出 DC 至 300MHz 的双输出缓冲器 / 驱动器 / 逻辑转换器 LTC6957,该器件非常适用于将正弦波转换成相位噪声很低的逻辑电平信号。
IDT公司 (Integrated Device Technology, Inc.; NASDAQ: IDTI) 今日推出业界首款具备多同步输出的高性能四频MEMS振荡器。IDT 的最新振荡器提供业界标准兼容封装尺寸内的可配置输出,从而节省通信、网络、存储、工业和 FPGA 等应用中的电路板面积和物料清单 (BOM) 成本。
现代数字系统经常要求使用许多逻辑电平不同于时钟源的高质量时钟。为了确保在不丧失完整性的情况下准确地向其它电路元件配电,可能需要额外的缓冲。此处介绍ADF4351时钟源和ADCLK948时钟扇出缓冲器之间的接口,并且测量结果表明与时钟扇出缓冲器相关的加性抖动为75 fs rms。
采用CPLD和具有速度极快的LVPECL门电路来实现脉宽可调的窄脉冲信号。利用CPLD提供的10 MHz激励信号和对延时芯片进行写延时控制字来产生所需脉宽。测试结果表明,该可调窄脉冲发生器能产生500 ps~20 ns范围内的脉宽可调、幅度约为400 mV的脉冲信号。
----IDT 的 4M 系列 LVDS/LVPECL 振荡器抖动低于 1 皮秒,成为传统六管脚晶体振荡器的理想替代。 IDT® 公司 (Integrated Device Technology, I
Maxim推出双输出LVPECL晶体振荡器DS4625,设计用于要求苛刻的通信系统。该器件产生两路100MHz至625MHz范围的高频输出,允许设计人员使用单个器件替换两个分立的振荡器。DS4625采用5mm x 3.2mm LCC封装,尺寸比传统方案(5mm x 7mm)减小了55%。器件具有业内领先的抖动性能[< 1.0psRMS (12kHz至20MHz)],适合大电流(95mA至105mA,典型值)、高频(> 100MHz)、差分输出(LVPECL)应用。DS4625可理想用于光纤通道、以太网、1
高性能、高能效硅方案供应商安森美半导体(ON Semiconductor,美国纳斯达克上市代号:ONNN)扩充PureEdge™高精度晶体振荡器(XO)时钟模块系列,新的高精度器件提供百万分之±50(即±50 ppm)的总频率稳定度,符合下一代低压差分信令(LVDS)及低压正射极耦合逻辑(LVPECL)设计的时钟产生要求。
Maxim推出用于高速系统的带有9路相位对齐LVPECL输出的低抖动频率合成器MAX3671/MAX3673。这两款器件采用低噪声VCO和PLL架构,从62.5MHz参考时钟输入产生高频(312.5MHz)、低抖动(0.3psRMS)时钟信号。MAX3671通过3个四电平控制输入配置,可同时产生两路不同的频率,分别为以太网端口和MAC提供时钟;MAX3673产生CPRI/UMTS参考时钟输出(122.88MHz、245.76MHz)。该性能省去了昂贵的高频振荡器和扇出缓冲器,节省了电路板空间,降低了成本。
在比较简单的未大量使用过孔的四层或六层 PCB 上,可能很难对 LVDS 或 LVPECL 这类差分信号布线。其原因是,驱动器上的正极引脚必须驱动接收器上的相应正极引脚,而负极引脚则必须驱动接收器的负极引脚。
卓越的时钟分配器件提供亚皮秒抖动时钟,提高时序精度,增加设计灵活性和降低系统总成本
同类最佳的新器件产生抖动少于皮秒的高质量时钟信号输出,改善高性能电信、网络和消费性应用的时钟精确度,提高设计灵活度并降低成本。
安森美半导体推出NB6L11S和NB6N14S两款高精度全差动接口集成电路,进一步拓展其高性能ECLinPS MAX™时钟和数据管理解决方案产品系列。器件专为精密的电信时钟管理、网络、高端计算和自动测试设备(ATE)应用而设计。
13年首次盈利 阿里云收入破千亿,股价涨超10%
15 小时前 预计 12 分钟阅读完
制程升级压力,三大DRAM厂商EUV竞争白热化?
16 小时前 预计 5 分钟阅读完
4112亿并购案官宣,芯片巨头集体聚焦这个领域
16 小时前 预计 8 分钟阅读完
汽车芯片供应链问题和将来的考虑
17 小时前 预计 8 分钟阅读完
拆解报告:ANKER 5000mAh磁吸无线充移动电源
18 小时前 预计 10 分钟阅读完
数据中心迈入液冷时代
18 小时前 预计 7 分钟阅读完
掌握模拟设计,需要学懂这四个知识
19 小时前 预计 4 分钟阅读完
类似智能手机的发展,数据中心将进入完全可编程时代
20 小时前 预计 20 分钟阅读完
牟利710亿韩元,三星7名前员工因涉嫌泄密至中国被拘留起诉
1 天前 预计 6 分钟阅读完
拆解报告:realme 笔记本电脑原装65W PD快充充电器
1 天前 预计 9 分钟阅读完
共有 133 篇文章
共有 616 篇文章
共有 66 篇文章
共有 107 篇文章
共有 62 篇文章