关于Synopsys的所有信息
Synopsys推出可用于180nm CMOS工艺技术的可重编程非易失性存储器IP

DesignWare AEON嵌入式非易失性存储器IP可大幅提升无线和模拟SoC设计性能并降低集成风险,现已开始供货

灿芯半导体第一颗40nm芯片在中芯国际验证成功

灿芯半导体与新思科技有限公司(Synopsys, Inc.,)及中芯国际深度合作,使灿芯自主研发的 40nm 芯片一次性流片成功。

R&S和Synopsys为加速LTE/LTE-Advanced设计达成战略合作

全球领先的半导体设计、验证和制造软件及知识产权(IP)供应商新思 科技有限公司(Synopsys, Inc., 纳斯达克股票市场代码:SNPS)与无线和移动行业测试与测量解决方案主要供应商罗德与施瓦

Synopsys将与罗德与施瓦茨合作加速LTE设计

随着LTE网络逐渐在北美铺开,处于通信领域各个产业链条上的厂商也开始纷纷将想法策略付诸行动。上周五,EDA领域的领导厂商Synopsys发布了一项与罗德与施瓦茨在加速LTE和LTE- Advance无

R & S和Synopsys为加速LTE/LTE-Advanced设计达成战略合作

Synopsys贡献其在算法设计与验证解决方案领域内的实力,包括符合标准的参照库。Rohde & Schwarz贡献其验证可靠的测试和测量解决方案。

Synopsys与北京集成电路设计园达成深化战略合作

新思科技有限公司(Synopsys, Inc., 纳斯达克股票市场代码:SNPS)日前宣布,北京集成电路设计园与新思科技的合作进一步深化,达成了新的合作框架协议。

Synopsys推出业内首个支持DRA音频标准的DesignWare ARC Sound IP解决方案

DesignWare ARC Sound DRA解码器支持中国国家高清音频标准,并可提供增强的高品质音频体验

Synopsys将与罗德与施瓦茨合作加速LTE设计

随着LTE网络逐渐在北美铺开,处于通信领域各个产业链条上的厂商也开始纷纷将想法策略付诸行动。上周五,EDA领域的领导厂商Synopsys发布了一项与罗德与施瓦茨在加速LTE和LTE- Advance无

Synopsys宣布其HAPS-600基于高容量FPGA的原型验证解决方案进入市场

HAPS-600系列以高达8100万ASIC门的容量为各种基于FPGA的更大型的原型验证项目提供高灵活性和可扩展性

Synopsys和Xilinx合作出版业界首本基于FPGA的SoC设计原型方法手册

手册记录了为原型设计的最佳方法

赛灵思和Synopsys联手推出业界首部开发方法手册 专门针对SoC设计中的FPGA原型设计开发

手册收录了原型设计的最佳实践方案

Synopsys 和中芯国际合作推出65-nm 到40-nm的SoC设计解决方案

过验证的联合解决方案确保晶晨半导体达到以高性能产品抢占市场的目标

新思科技完整实施流程助力英飞凌在中国成功实现首款40纳米3G基带处理器芯片设计和一次流片成功

新思科技有限公司(Synopsys Inc., 纳斯达克交易代码:SNPS)日前宣布:英飞凌科技(西安)有限公司通过采用新思完整的、基于统一功率格式(UPF)的低功耗综合、物理实现和验证流程,完成了国内首款采用40nm工艺技术的3G智能手机基带处理器设计

EDA 领先企业与MIPS 结盟 支持MIPS 最新高性能系列内核

Cadence、Magma、Mentor 和 Synopsys 四家公司首批宣布为下一代 74K 内核开发设计流程

Synopsys推出Synphony高层次综合

新思科技公司(NASDAQ: SNPS)日前宣布推出其Synphony HLS (High Level Synthesis)解决方案。该解决方案集成了M语言和基于模型的综合法,与 传统RTL流程相比,能够为通信和多媒体应用提供高达10倍速的更高的设计和验证能力。Synphony HLS为ASIC 和 FPGA的应用、架构和快速原型生成最优化的RTL。此外,通过在虚拟平台中为系统验证和早期软件开发生成C模型,Synphony HLS补充了基于C/C++的程序流。

Synopsys助力意法半导体,Design Compiler技术加速ASIC设计

电子设计自动化(EDA)软件工具领导厂商Synopsys日前宣布,意法半导体在其90nm和65nm的ASIC设计流程中,应用Design Compiler拓朴绘图技术,缩短了整个设计时间。意法半导体在其ASIC方法集中应用Design Compiler拓朴绘图技术,从而消除了设计的反复(Iteration),实现了内部设计团队和外部客户整个设计环节工作的顺畅。

行业首个目标设计平台加速下一代系统开发

生态系统合作伙伴积极响应并支持

新思科技新推Lynx设计系统 助力缩短产品上市周期

Lynx设计系统不仅在“有效缩减IC设计时间成本”方面下足了工夫,另一方面它还兼顾了帮助用户完成了低功耗的设计。 此系统包含了“Full-chip 生产流程”、“Foundry-Ready系统”“运行时间管理器”“管理控制室”四个关键部件。

调节动态功率+控制漏电,Synopsys工具优化90纳米设计流程

  目前,United Microelectronics Corp(UMC)正借助EDA厂商Synopsys的工具来调整其90纳米参考设计流程。设计人员现在可以利用Synopsys的Galaxy平台自动生成多电压域(multi-Vdd),这是调节动态电能和控制漏电的关键。而在过去,设计人员需要耗费大量时间来手动创建这些电压域。

一篇关于IC设计的好文章

俗话说“公欲善其事,必先利其器”。IC设计中EDA工具的日臻完善已经使工程师完全摆脱了原先手工操作的蒙昧期。IC设计向来就是EDA工具和人脑的结合。随着IC不断向高集成度、高速度、低功耗、高性能发展,没有高可靠性的计算机辅助设计手段,完成设计是不可能的。