加入星计划,您可以享受以下权益:

  • 创作内容快速变现
  • 行业影响力扩散
  • 作品版权保护
  • 300W+ 专业用户
  • 1.5W+ 优质创作者
  • 5000+ 长期合作伙伴
立即加入

华清远见

加入交流群
扫码加入
获取工程师必备礼包
参与热点资讯讨论

华清远见教育集团,一家专注IT就业培训的教育机构,成立于2004年。主要课程学科包括:嵌入式人工智能培训、物联网培训、JavaEE培训、HTML5培训、Python+人工智能培训、VR/AR培训。

华清远见教育集团,一家专注IT就业培训的教育机构,成立于2004年。主要课程学科包括:嵌入式人工智能培训、物联网培训、JavaEE培训、HTML5培训、Python+人工智能培训、VR/AR培训。收起

查看更多
  • verilog HDL基础之:实例3 数字跑表
    本节通过Verilog HDL语言编写一个具有“百分秒、秒、分”计时功能的数字跑表,可以实现一个小时以内精确至百分之一秒的计时。数字跑表的显示可以通过编写数码管显示程序来实现,本实例只给出数字跑表的实现过程。读者还可以通过增加小时的计时功能,实现完整的跑表功能。
  • Verilog HDL基础之:时序逻辑电路
    在Verilog HDL语言中,时序逻辑电路使用always语句块来实现。
  • Verilog HDL基础之:Verilog HDL语言简介
    Verilog HDL是硬件描述语言的一种,用于数字电子系统设计。它允许设计者用它来进行各种级别的逻辑设计,可以用它进行数字逻辑系统的仿真验证、时序分析、逻辑综合。它是目前应用最广泛的一种硬件描述语言之一。Verilog HDL是在1983年由GDA公司的Phil Moorby首创的。
  • Verilog HDL基础之:赋值语句和块语句
    在Verilog HDL语言中,信号有两种赋值方式:非阻塞赋值方式和阻塞赋值方式。块语句通常用来将两条或多条语句组合在一起,使其在格式上看更像一条语句。块语句有两种:一种是begin_end语句,通常用来标识顺序执行的语句,用它来标识的块称为顺序块;另一种是fork_join语句,通常用来标识并行执行的语句。
  • Verilog HDL基础之:数据类型和运算符
    Verilog HDL中总共有19种数据类型,数据类型是用来表示数字电路硬件中的数据储存和传送元素的。在本书中,我们先只介绍4个最基本的数据类型,它们分别是:reg型,wire型,integer型和parameter型。