T触发器(Toggle Flip-Flop,or Trigger Flip-Flop)设有一个输入和输出,当时脉由0转为1时,如果T和Q不相同时,其输出值会是1。

1.t触发器的逻辑功能

 

t触发器的逻辑功能是:当输入端t=0时,时钟脉冲到达触发器保持原态不变;当输入端t=1时,每来一个时钟脉冲触发器的状态翻转一次。T触发器是在数字电路中,凡在CP时钟脉冲控制下,根据输入信号T取值的不同,具有保持和翻转功能的电路,即当T=0时能保持状态不变,T=1时一定翻转的电路。

T触发器的主要功能是输出翻转控制。在数字电路中,凡在CP时钟脉冲控制下,根据输入信号T取值的不同,具有保持和翻转功能的电路,即当T=0时能保持状态不变,T=1时一定翻转的电路。

T触发器电路特点:

1、主从JK触发器采用主从控制结构,从根本上解决了输入信号直接控制的问题,具有 CP=1期间接收输入信号,CP下降沿到来时触发翻转的特点。

2、输入信号J、K之间没有约束。

3、存在空翻现象。

t触发器的逻辑功能

(图片来源于互联网)

 

2.t触发器电路图

 

t触发器电路图

(图片来源于互联网)

 

3.t触发器触发方式

 

T触发器的触发方式为边沿触发。

T触发器是一种边沿敏感的存储单元。只有一个信号输入端T,在时钟有效边沿到来时,T端输入有效信号,则触发器翻转,否则触发器保持不变。因此T触发器能够实现有效的计数功能,常用于实现数字计数器。T触发器可以由J-K触发器的J,K输入端与T输入端相连得到。

边沿触发方式的触发特点:

触发器的次态仅取决于时钟信号的上升沿(也称为正边沿)或下降沿(也称为负边沿)到达时输入的逻辑状态。而在以前和以后,输入信号的变化对触发器的输出状态没有影响。这一特点有效地提高了触发器的抗干扰能力,因而也提高了工作可靠性。

t触发器触发方式

(图片来源于互联网)