扫码加入

i.MX RT

加入交流群
扫码加入
获取工程师必备礼包
参与热点资讯讨论

电路方案

查看更多

设计资料

查看更多
  • RT1050-EVKB 裸机 LwIP 移植全流程:ping 通实操指南(基于无 OS 模式)
    NXP i.MX RT1050-EVKB 开发板集成 10/100M Ethernet MAC,搭配板载 PHY 芯片 KSZ8081,可通过移植裸机 LwIP(No SYS 模式)快速实现 TCP/IP 网络功能。核心思路是筛选 LwIP 核心文件、复用 NXP SDK 网卡驱动、配置 SysTick 时基,完成协议栈初始化与轮询接收,最终实现 PC 与开发板的 ping 通。本文详解从工程搭建到功能验证的完整步骤,新手也能快速上手。
  • i.MX RT500 硬件设计全指南:电源、时钟、布线与调试实操方案
    i.MX RT500 作为低功耗跨界微控制器,采用 28FDSOI 技术与 Cortex-M33 内核,集成 5MB 低漏电 SRAM 与 Fusion F1 DSP,广泛适用于智能硬件、工业控制等场景。本文基于 NXP 官方硬件设计指南(IMXRT500HDG),从核心参数、电源域、时钟配置、调试启动到 PCB 布板,系统拆解硬件设计关键要点,提供可直接落地的实操方案。
  • i.MX RT 系列 Boundary Scan 实操指南:基于 JTAG 的板级测试全流程
    Boundary Scan(边界扫描)作为 IEEE1149.1 标准定义的板级测试方案,能高效验证 PCB 板互连及芯片内部子模块功能,是 i.MX RT 系列处理器量产测试与故障排查的核心工具。本文基于 NXP 官方文档 AN12919,从基础认知、软硬件准备、分步实操到多型号适配,详解 Boundary Scan 的落地流程,助力工程师快速完成测试部署。
  • i.MX RT1180 信号完整性仿真热门问答
    本文介绍了i.MX RT1180信号完整性仿真的应用场景、工具使用方法、仿真过程中的关键步骤和技术要点,涵盖了信号完整性的重要性、仿真工具的选择、S参数生成、IBIS模型导入、仿真频率设置、信号连接检查等内容,旨在帮助工程师提高信号完整性仿真能力,确保高速电路设计的稳定性。
  • i.MX RT1180 信号完整性仿真全流程指南(基于 Cadence Sigrity)
    本文详细介绍了如何使用Cadence Sigrity软件进行i.MX RT1180芯片的信号完整性(SI)仿真。首先,明确了信号完整性的核心概念,并准备了所需的仿真软件、PCB设计文件、模型文件和参考文档。接着,通过Power SI生成PCB的S参数,然后利用System SI进行时域仿真,最终分析仿真结果并提出优化方案。整个流程涵盖了仿真准备、PCB S参数提取、时域仿真配置、结果分析与PCB优化,适用于硬件工程师、PCB设计师及仿真工程师。