系统学习C语言编程尽快下载
上传时间:2019/04/17 资源大小:200.75KB
[摘要] 本文档的主要内容详细介绍的是C语言编程培训教程资料免费下载包括了:1. 排版,2. 注释,3. 标识符命名,4. 可读性,5. 变量、结构,6. 函数、过程,7. 可测性,8. 程序效率,9. 质量保证,10. 代码编辑、编译、审查,11. 代码测试、维护   代码测
CPU芯片逻辑电路设计方法
上传时间:2019/04/09 资源大小:14MB
[摘要] 本书详细介绍CPU的逻辑电路设计方法并给出实际的逻辑电路以及功能模拟结果。全书共分十章,首先从数字逻辑和CPU逻辑电路设计开始,以MIPS体系结构中比较典型的指令为样板,讨论了单周期和多周期的CPU设计技术;然后,讨论了系统控制协处理器的设计;最后讨论了较为复杂的存储管理设计技术、中断和例外管
Altera Nios+II嵌入式软核的设计方法及应用技术
上传时间:2019/04/09 资源大小:14MB
[摘要] SOPC涉及嵌入式系统、SOC、FPGA/CPLD、EDA、硬件描述语言等多种概念和技术,本书从嵌入式应用系统设计的角度,全面、系统、详细地介绍基于Altera公司的Nios Ⅱ嵌入式软核处理器的SOPC软硬件设计环境、原理、方法及应用技术。 主要内容包括:SOPC的概念、系统组成和开
基于VHDL实现的微处理器的数字逻辑设计
上传时间:2019/04/08 资源大小:4.59MB
[摘要] 本书是关于微处理器的数字逻辑设计。 它旨在提供对数字逻辑设计基本原理的理解,以及如何将这些基本原理应用于使用当前技术构建复杂微处理器电路。 虽然数字逻辑设计的基本原理没有改变,但设计过程和电路的实现都发生了变化。 随着用于逻辑综合,仿真的完全集成的现代计算机辅助设计(CAD)工具的进步,以及诸
DW8051宏单元怎么用?DW8051官方教程
上传时间:2019/04/08 资源大小:702.81KB
[摘要] DW8051宏单元是一个可综合的、独立于技术的微控制器核心,与行业标准8051微控制器兼容。DW8051宏单元包括DW8051宏单元和一个示例DW8051设计。DW8051宏单元运行在core advisor环境中,该环境为DW8051宏单元提供自动配置、验证和合成。Synopsys为DW80
在FPGA上设计一个基于RISC的SoC CPU系统
上传时间:2019/04/08 资源大小:1001.4KB
[摘要] 我曾经羡慕CPU设计师,那些幸运的工程师可以使用昂贵的工具和晶圆厂。 现在,现场可编程门阵列使每个人都可以使用预处理器和集成系统设计。 这些天我设计了自己的片上系统,非常有趣。 20-50 MHz FPGA CPU非常适合许多嵌入式应用。 它们可以支持自定义指令和功能单元,并且可以重新
Verilog实现的51单片机IP核
上传时间:2019/04/04 资源大小:1.41MB
[摘要] 8051微控制器是MCS-51系列的成员,最初由英特尔于1980年代设计。 8051自推出以来已大受欢迎,估计它在所有嵌入式系统产品中占很大比例.8051核心的基本形式包括几个片上外设,如定时器和计数器,另外还有128字节的片上 数据存储器和高达4K字节的片上程序存储器。
[摘要] 计算机组成原理中的Booth乘法器,相信大家都是非常熟悉的了。我在这里用了两种方法实现。 1.booth_com.v。首先把输入的两个操作数锁存一拍,然后用组合逻辑算出乘积,通过寄存器输出。  tbooth_com.v。booth_com的testbench。利用随
Verilog HDL实现各类数字电路的教程
上传时间:2019/04/04 资源大小:14MB
[摘要] 内容简介计算机基础知识及性能评价方法;数字电路及veriloghdl简介;计算机加、减、乘、除及开方的各种算法(包括wallacetree快速乘法器和newton-raphson及goldschmidt除法和开方算法)及其veriloghdl实现;指令系统结构和alu及多端口寄存器堆的veri
多处理器/FPGA/多核GPU中的并行计算
上传时间:2019/04/03 资源大小:4.67MB
[摘要] 并行计算技术为主流计算带来了巨大变化,目前大多数PC,笔记本电脑甚至笔记本电脑都采用多处理器芯片,最多包含四个处理器。标准组件越来越多地与最初设计用于高速图形处理的GPU(图形处理单元)和FPGA(可编程门阵列)相结合,以构建具有各种高速处理功能的并行计算机。这种强大硬件的规模仅受能耗和热控制