扫码加入

  • 正文
  • 相关推荐
申请入驻 产业图谱

【还在堆混频器?】从16位精度到8.0Gbps链路,CBM96AD56如何实现高性能采集

7小时前
224
加入交流群
扫码加入
获取工程师必备礼包
参与热点资讯讨论

在当前工业自动化、高端医疗成像及无线通信系统向多通道、大带宽演进的背景下,信号链前端的模数转换器ADC)正面临着精度、功耗与同步复杂性的三重挑战。芯佰微电子推出的CBM96AD56是一款专门针对低功耗、小尺寸和使用灵活性开发的四通道、16位、125MSPS模数转换器。该器件通过集成高性能架构与JESD204B Subclass 1 高速串行接口,为复杂信号链提供了高可靠性的底层支撑。

1. 16位高动态范围:提升复杂信号的捕捉精度

在精密信号采集链路中,底噪控制和线性度直接决定了系统的有效分辨率。CBM96AD56 采用多级流水线型架构,并在每一级设定冗余位以消除比较器的失调误差。

信噪比(SNR)表现:在7MHz输入、1.4V基准电压下,该器件可提供79dBFS的典型信噪比。对于医疗超声成像等应用,这意味着更高的图像对比度和对微弱回波信号的精准提取能力。

无杂散动态范围(SFDR):典型值可达85dBc至91dBc。高SFDR确保了在多载波接收机应用中,系统能有效区分邻频强干扰与目标弱信号,降低前端滤波器的设计压力。

线性度保障:其微分非线性(DNL)为±0.6LSB,积分非线性(INL)为±5.0LSB。稳定的线性度确保了数据转换的连续性,避免了大动态摆幅下的量化失真。

2. 650MHz全功率带宽:赋能中频直接采样

CBM96AD56的全功率模拟输入带宽达650MHz。这一规格在系统架构层面提供了显著的落地价值:

简化射频前端:支持宽带宽输入意味着工程师可以在雷达探测或无线通信系统中采用中频(IF)采样技术。通过直接捕捉高频信号,可以精简混频级数,从而降低整体BOM成本并缩小PCB尺寸。

输入匹配优化:器件模拟输入端采用差分开关电容电路,支持宽共模范围。设计者可利用低Q电感或铁氧体磁珠减小模拟输入端的高差分电容,实现在高中频环境下性能的最优化。

3. JESD204B Subclass 1:多芯片确定性同步的工程实现

对于大型相控阵雷达或多天线基站,多芯片间的采样相位对齐是设计的核心难点。CBM96AD56 采用 JESD204B Subclass 1 协议,从底层解决了确定性延迟问题。

三阶段同步逻辑:器件通过代码组同步(CGS)、初始化通道对齐序列(ILAS)和数据传输三个阶段建立稳定的链路。

确定性延迟控制:利用 SYSREF 和 DSYNC 信号,系统可以实现本地多帧时钟(LMFC)的精准对齐 。SYSREF 边沿不仅能建立内部LMFC信号,还能复位ADC的采样边沿,确保多个器件之间的采样实例完全同步。

布线与扩展性:每通道支持最高0Gbps的速率,大幅减少了ADC与FPGA之间的连线。JESD204B 模块支持 1/2/4 通道配置,允许用户根据下游逻辑资源的吞吐量灵活映射数据路径。

4. 低功耗管理与系统稳定性

在便携式测量和高密度模块设计中,热管理直接影响设备寿命。CBM96AD56在保持高性能的同时,兼顾了功耗的精细化平衡。

高效功耗比:在125MSPS工作模式下,每通道功耗≤195mW。

智能电源模式:

完全掉电模式:功耗小于14mW,适用于对续航有极致要求的便携设备。

待机模式:典型功耗约547mW,此时内部基准电压电路保持通电,可实现约250ns的快速唤醒,确保系统在节能与快速响应之间自由切换。

自校准与稳定性:内置占空比稳定器(DCS)可自动修正时钟占空比偏离,确保在非标时钟源下依然维持动态性能。

5. 灵活控制与工业级可靠性

工业级环境适应:器件额定工作范围为-40°C至+85°C,满足严苛工业环境的部署需求。

SPI深度配置:通过三线SPI接口,工程师可以精细调节失调调整(地址0x10)、输入范围选择(地址0x18)以及输出驱动电平(地址0x15)。

封装散热设计:采用56引脚QFN(8mmx8mm)封装。手册明确建议将底部裸露焊盘连接至模拟地(AGND),通过PCB上的多个散热通孔实现低热阻路径,保障芯片在高速运转下的电气稳定性。

应用领域

在医疗成像领域,四通道同步采集与高SNR指标,可匹配超声探头阵列的信号采集需求,小封装与低功耗设计助力便携式超声设备的小型化;

在通信射频领域,JESD204B接口与多芯片同步功能,适配5G基站多天线接收系统,宽频带与高SFDR特性保障射频信号的精准解调;

在工业与测试领域,灵活的输入范围与测试模式,可满足高速工业相机、手持示波器等设备的多场景信号采集需求,降低设备的体积与功耗。

相关推荐