Coo1Runner-Ⅱ器件实现CPU接口和寄存器模块

此接口实现CPU对CPLD寄存器的访问,CPLD与PXA270的静态存储器接口相连,工作在16位VLIO模式下。此接口工作在104 MHz(CPU时钟),CPU片选、写使能和读使能信号被用来解码CPU周期。CPU地址位A9被用来区分是当前要访问CPLD寄存器,还是SRAM。当A9=0时。访问CPLD寄存器;当2A9=1时,访问SRAM。 



    本文可能所用到的IC型号: DS1805Z-010 RT9501BPF MAX756CSA-T 2SC4227 SI3017-KSR TC7W53F CXK5V9288J-15 AT24C32AN-10SU-1.8 DS1250Y-150 TCET1102