DDR2高速电路中的信号完整性分析及PCB设计方案
上传时间:2019/03/14 资源大小:2.09MB
[摘要] 随着现代高速电路设计的发展,DDR1因其内存强大的预读取能力成为许多嵌入式系统的选择。然而, DDR2的仿真工作不仅繁琐耗时量大,对EMI的仿真也比较困难,给PCB设计也带来了大量的工作难点。文中针对 DDR2高速电路中存在的信号完整性问题进行了分析,提出了PCB设计要点。并以单个DDR2存储
详解门级组合电路和时序电路自动测试向量生成技术
上传时间:2019/03/07 资源大小:296.04KB
[摘要] 集成电路的飞速发展使得测试的难度不断增加 ,而 A TPG技术在测试向量产生方面具有重要的意义 ,本文 对该技术的发展及其所采用的方法进行了系统地介绍和分析. 针对门级的组合电路和时序电路的 A TPG方法具有 许多相似之处 ,但也同时存在各自的特点 ,在文中 ,对这两类电路的方法进行
PADS的无模命令和快捷键使用教程
上传时间:2019/03/05 资源大小:70KB
[摘要] PADS 的 无模命令和快捷键 1.PADS2007无模命令与快捷键 D+O: 设置通孔显示模式 P+O: 设置铜只显示外框形式 L: 改变当前层(如改当前层为第二层,为L2) Q: 测量,从当前位置开始测量 W: 改变线宽 G: 设置栅
PADS中隐藏的12个小技巧解析
上传时间:2019/03/05 资源大小:827.67KB
[摘要] 一、如何走蛇形线?蛇形线是布线过程中常用的一种走线方式,其主要目的是为了调节延时满足系统时序设计要求,但是设计者应该有这样的认识:蛇形线会破坏信号质量,改变传输延时,布线时要尽量避免使用,因此一块 PCB 上的蛇形线越多并不意味着越“高级”。实际设计中,为了保证信号有足
复杂百万门集成芯片的DFT测试方案
上传时间:2019/03/04 资源大小:69.58KB
[摘要] 本文介绍了复杂的百万门ASIC芯片Lugia中几个DFT相关问题的解决方案。 这些问题包括:1)用于测试的有限封装引脚; 2)扫描链穿过电源平面边界导致的功率泄漏; 3)DFT模拟样式选择,以节省模拟时间
Altium Designer 2层/4层/6层板demo设计合集
上传时间:2019/03/04 资源大小:10.19MB
[摘要] 2层板设计 AT89C52+RC500Mifare 读卡器PCB 和原理图,2层板设计16进11出PLC设计资料,含原理图、PCB、物料单、供应商、物料价格,2层板设计显示屏板SCH+PCB文件,4层板设计HY57V561620CLT核心板(菊花链拓扑) SCH+PCB,4层板设计 一个FPG
蓝牙模块硬件电路设计参考资料
上传时间:2019/03/04 资源大小:187.91KB
[摘要] 该文档基于某款蓝牙模块的硬件设计经验总结,仅作硬件设计参考之用。   该天线是经过调频特性的理论计算得出的尺寸大小,并经过实际设计验证的经验值,跟板材及环境都有关系。按如下规格设计最远距离(无遮挡)可达20 米。   首先,建议将天线按尺寸设
MATLAB 7.0 编程和Simulink仿真教程
上传时间:2019/02/26 资源大小:13.07MB
[摘要] 本书对 MATLAB 7.0 进行了详细的介绍,力求做到细致全面。全书共分为 15 章。前 5 章是有关 MATLAB 的基础知识,包括 MATLAB 的安装、卸载及系统功能的简述,MATLAB 的数学运算和数据可视化工具以及 MATLAB 的编程等内容。第 6 章~第 9 章是 MATLAB
熟练掌握Altium Designer电路设计的教程
上传时间:2019/02/18 资源大小:13.14MB
[摘要]   通过本课程的学习,要求学生能够熟练地掌握Altium Designer 软件的设计环境、原理图设计、层次原理图设计、多通道设计、印制电路板(PCB)设计、三维PCB 设计、PCB 规则约束及校验、交互式布线、原理图库、PCB 库、集成库的创建、电路设计与仿真, Prote
PCB设计中各层的可制造行分析
上传时间:2019/02/12 资源大小:11.59MB
[摘要] 本文内容:设计文件格式问题,PCB 各层可制造性的应用及介绍,过孔(via)/焊盘(pad)的设计(钻孔层 ),导电线路的设计(线路层),阻焊层的设计,字符层的设计,外形层的设计,工艺详解,审厂问题,设计错误案例测试试题,电路板工艺流程介绍,cam350 的简单应用及注意事项,各软件转 Ger