扫码关注
电子硬件助手
元器件查询
扫码加入SoC的定义多种多样,由于其内涵丰富、应用范围广,很难给出准确定义。一般说来, SoC称为系统级芯片,也有称片上系统,意指它是一个产品,是一个有专用目标的集成电路,其中包含完整系统并有嵌入软件的全部内容。同时它又是一种技术,用以实现从确定系统功能开始,到软/硬件划分,并完成设计的整个过程。
SoC的定义多种多样,由于其内涵丰富、应用范围广,很难给出准确定义。一般说来, SoC称为系统级芯片,也有称片上系统,意指它是一个产品,是一个有专用目标的集成电路,其中包含完整系统并有嵌入软件的全部内容。同时它又是一种技术,用以实现从确定系统功能开始,到软/硬件划分,并完成设计的整个过程。收起
查看更多
1课时
卷积运算的循环顺序修改与乘加器阵列映射——神经网络加速器与SOC芯片设计(十五)
1课时
定点数运算与权重在内存中的排布方式——神经网络加速器与SOC芯片设计(十四)
1课时
通用池化运算单元架构设计与工程实现——神经网络加速器与SOC芯片设计(十三)
1课时
特征的内存映射方式、通用池化运算单元的功能需求与架构设计
1课时
加速器中的访存模块与内部总线的原理(下)——神经网络加速器与SOC芯片设计(十一)
1课时
加速器中的访存模块与内部总线原理(上)——神经网络加速器与SOC芯片设计(十)
1课时
DMA的工作原理与基于AXI-HP总线的DMA模块设计——神经网络加速器与SOC芯片设计(九)
1课时
AXI4-HP总线(二)——神经网络加速器与SOC芯片设计(八)
1课时
RS485协议与基于FIFO收发的数据通路设计——神经网络加速器与SOC芯片设计(七)
1课时
AXI-lite协议细讲、寄存器访问的通路设计与GPIO——神经网络加速器与SOC芯片设计(六)
1课时
上板实验、AXI-lite从设备与波形抓取、搭建仿真环境——神经网络加速器与SOC芯片设计(五)
1课时
AXI4-lite协议解读,IP封装与总线挂载——神经网络加速器与SOC芯片设计(四)
1课时
由SRAM到DRAM——神经网络加速器与SOC芯片设计(三)
1课时
双端口RAM时序、利用双端口RAM的模块设计——神经网络加速器与SOC芯片设计(二)
1课时
Verilog与数字逻辑、FPGA内部结构、初识BRAM——神经网络加速器与SOC芯片设计(一)
19课时
深度学习神经网络加速器与SOC芯片设计