关于IP设计的所有信息
打造国内自主可控芯片,RISC-V是重要一环
打造国内自主可控芯片,RISC-V是重要一环

随着物联网、5G、人工智能技术的不断发展,行业对芯片的需求也变的越来越严苛,无论是从芯片的超低功耗方面还是差异化方面,都存在不小的挑战。

基于 QDR-IV SRAM 实现网络流量管理统计计数器 IP设计
基于 QDR-IV SRAM 实现网络流量管理统计计数器 IP设计

网络路由器带有用于性能监控、流量管理、网络追踪和网络安全的统计计数器。计数器用来记录数据包到达和离开的次数以及特定事件的次数,比如当网络出现坏包时。数据包的到达会使多个不同的统计计数器发生更新;但一台网络设备中的统计计数器的数量及其更新速度常常受到存储技术的限制。

格罗方德(格芯Global Foundries)最近火了,这些芯片厂商表示并不意外?

随着格罗方德收购IBM半导体业务及其先进节点工艺开发专业技术,IDM向无晶圆公司提供先进制造业务的机会正在消逝。格罗方德最近宣布的百亿美金扩张计划更是彰显了这种趋势。这里提到的产能扩张包括他们在纽约的FinFET,在德累斯顿的FD-SOI,在新加坡的CMOS,以及要在中国成都新建的CMOS和FD-SOI工厂,这意味着格罗方德绝对称得上是一

别看MCU叱咤物联网,“异构”却有难言之隐?

2016年,高通收购恩智浦、软银收购ARM公司无疑是集成电路产业界的两起重磅事件。巧合的是,这两件收购案的标的都与MCU产品有关。恩智浦继2015年收购飞思卡尔后,已成为汽车电子领域MCU的当之无愧的领军企业;而ARM则早已凭借其划时代的IP架构左右着MCU产业生态。

通过IP设计实现汽车功能安全

如今,汽车行业变革迅猛,汽车的设计、使用和销售模式都在快速演变。驾驶员安全技术、交通拥堵、环境问题及汽车作为代步工具的基本前提都影响着新一代汽车的研发。为解决这些难题,很多汽车厂商都试图强化计算能力以优化车辆控制。

从电路到Verilog | IP设计可企及,宏和参数只是为了合并同类模块

老衲第一次学习Verilog语言,基本就到前面几讲的程度,顶多加上了解`define宏定义。于是对于能设计IP核的人,那是佩服的五体投地,如黄河泛滥一发不可收拾。直到Verilog 2001出了参数(parameter)和生成块(generate)功能,做IP核就成了人人可以掌握的技能了。对头,下面老僧就和施主们讲这些内容。

USB接口芯片赚它上亿元,和芯微凭这加入国家队?

成都高新区创业企业四川和芯微电子股份有限公司(以下简称和芯微电子),从4个人、200万元注册资金到年产值过亿元,发展成为国内集成电路IP核研发企业中的翘楚,且已成功完成所承担的国家“核高基”(即核心元器件、高端通用芯片及基础软件)项目。那么,这是一家什么样的创业企业,有着怎样的成功“秘籍”?

Atrenta和TSMC宣布推出新一代IP Kit

面向半导体和消费电子行业的领先SoC实现解决方案提供商Atrenta Inc.近日宣布推出 Kit 3.0。该IP Kit基于SpyGlass RTL平台,一直是TSMC9000软IP质量评估(QA)项目(有助于确保最高质量的软IP模块)的基本要素。

3GPP 内核算法KASUMI的IP设计与测试

本文基于第三代伙伴关系计划标准化组织(3GPP)制定和实施的标准,介绍了第三代移动通信系统的安全算法KASUMI,分析了其应用背景和结构原理。本文同时详细描述了基于FPGA的KASUMI IP核的实现过程。设计出了对64位数据进行加密的KASUMI算法的IP核。在此基础上,进一步完成了f8算法的软核。

智能高可用IP设计理念之产品体系架构设计

一个网络即使采用再多的高可靠设计、高可靠技术,没有一个稳定的系统平台,根本无法保证网络的稳定。就如一台pc,如果操作系统整天蓝屏,即时安装再多的防火墙、杀毒软件也无济于事。