随着人工智能向千行百业加速渗透,端侧AI正催生海量、多样且碎片化的算力需求。与此同时,RISC-V作为开源、可定制的处理器架构,正从嵌入式领域快速迈向AI、数据中心和汽车电子等主流市场。两大趋势交汇,一个核心矛盾浮出水面:通用架构难以兼顾能效与灵活,而定制化专用架构(DSA)的开发门槛却高不可攀。

图 | 不同计算架构的优缺点;来源:与非网摄制
在此背景下,如何让DSA这一公认的高效路径走向普惠,成为全行业的关键命题。2025年7月,隼瞻科技在第五届RISC-V中国峰会上给出了回应——正式发布ArchitStudio处理器敏捷开发平台,并在12月举办了RISC-V×AI 生态大会暨ArchitStudio用户大会,旨在以“软件定义硬件”的方法论,大幅降低领域专用处理器的设计门槛,引爆RISC-V DSA的规模化应用。

图 | RISC-V×AI 生态大会暨ArchitStudio用户大会现场;来源:隼瞻科技
DSA的“理想”与“现实之困”
隼瞻科技创始人兼CEO曾轶在RISC-V×AI 生态大会暨ArchitStudio用户大会开场致辞中明确指出,2025年,AI与RISC-V的融合已至临界点。 AI技术已成燎原之势,尤其在端侧催生出对高能效、低成本算力的巨大需求;而RISC-V凭借其开放性和可定制性,正成为实现这类算力的理想载体。二者的融合,使得针对特定场景进行深度优化的领域专用架构(DSA),成为打破通用计算瓶颈、实现性能与能效突破的关键桥梁。
然而,DSA的理念虽好,规模化落地却步履维艰。隼瞻科技联合创始人兼CTO姚彦斌深入剖析了三大现实困境:
- 场景碎片化:端侧AI应用场景复杂多样(如语音、图像、大模型),对应的算法、模型和算子不断演进,要求硬件具备高度的适应性与灵活性。
- 资源强约束:端侧设备对芯片的功耗、面积和成本极为敏感,必须在有限的资源内实现最大算力,这对架构设计提出了极致要求。
- 设计高门槛:处理器设计是一个系统性工程,涉及硬件架构、指令集、编译器、工具链、验证环境等一系列复杂环节。传统的“瀑布式”开发流程周期长、成本高、迭代慢,这与专用场景敏捷迭代的需求严重矛盾,阻碍了DSA在细分市场的快速落地。
姚彦斌指出:“处理器设计的专业壁垒与垂直领域的场景知识之间,存在一道巨大的鸿沟。”芯片设计公司精通处理器本身,却难以深入每个行业;而行业客户深谙自身业务痛点,却缺乏将需求转化为专用处理器的技术与工具。
ArchitStudio如何实现“软件定义硬件”?
正是为了填平这道鸿沟,隼瞻科技推出了ArchitStudio——一个以DSA方法论为核心的全栈式敏捷开发平台。其核心思路是“软件定义硬件”,即通过高层次抽象和自动化工具链,让架构师能够聚焦于算法与架构定义,而将繁琐的底层实现与验证工作交由平台自动完成。

图 | 隼瞻科技的2+N平台战略‘来源:与非网摄制
该平台由五大核心工具组件构成,形成完整闭环:
- RISCAL语言:一种专为处理器架构描述设计的新型语言。它基于C语法进行抽象,既能精准描述指令语义与微架构,又避免了传统硬件描述语言(如Verilog)的复杂性,也克服了C语言对硬件抽象能力不足的问题。
- Archit Analyzer(分析器):提供从宏观应用特征到微观指令流水线的多层次、可视化性能分析(Profiling)。通过热点函数分析、指令追踪、流水线瓶颈诊断等功能,精准定位性能瓶颈,指导优化方向。
- Archit Designer(设计器):提供图形化(Core Editor)与代码化(RISCAL Editor)两种设计入口。用户可像搭建乐高积木一样,通过拖拽配置处理器核、扩展协处理器、定义自定义指令,所见即所得。平台同时集成了出色的C/C++ IDE,支持软硬件协同开发与调试。
- Archit Compiler(编译器):统一的编译框架是生态基石。它能将RISCAL语言描述一致地转化为各种后端组件(如硬件RTL、软件编译器、仿真器)所需的信息,从根本上解决多工具链间的语义二义性问题,确保软硬件严格对齐。
- Archit Generator(生成器):实现一键式自动生成。集成编译器语义自动匹配、硬件逻辑自动合并优化、自回归随机验证等关键技术,可自动生成高质量的专用处理器RTL代码、完整SDK(编译器、仿真器、驱动)以及验证环境。
通过这一平台,DSA处理器的开发效率可实现数量级提升。 姚彦斌分享了一个案例:一个典型的端侧AI语音识别芯片,传统开发需15人月的投入,而使用ArchitStudio,仅需1人月即可完成从架构探索到产品交付的全过程,效率提升超10倍。
从工业控制到安全芯片的DSA敏捷落地
技术的价值在于应用。会上,隼瞻科技的产品市场总监陆斌与AE总监黄超分别展示了ArchitStudio在工业控制和网络安全领域的实践成果。

图 | 工业领域是RISC-V主要的增长引擎之一;来源:与非网摄制
在工业控制领域,机器人运动规划中常用的Cordic计算是典型的热点函数。通过ArchitStudio分析定位后,团队使用RISCAL语言设计了专用指令,将原本需要16条基础指令完成的计算,浓缩至3条自定义指令内完成,显著提升了计算效率与实时性。

图 | RISC-V在安全领域快速增长;来源:与非网摄制
在网络安全领域,以广泛使用的AES-128加密算法为例。通过平台分析,团队定位到其核心的“轮密钥加”等操作为主要性能瓶颈。通过设计一条128位的矢量轮钥计算指令,成功将原本需要33条指令的流程压缩为1条指令。仅加入此一条指令,就让AES-128的整体性能提升了约7倍。 黄超进一步指出,若针对多个热点设计约5条自定义指令,性能提升可达50倍,而面积代价仅增加约15%,实现了卓越的能效比。
这些案例证明,ArchitStudio使行业客户能够快速将其领域知识转化为硬件优势,在性能、功耗、成本之间找到最佳平衡点,构建独特的产品竞争力。
从工具到平台,开启RISC-V DSA“百花齐放”时代
隼瞻科技的野心不止于提供一款高效工具。曾轶在大会上宣布启动 “ArchitStudio先锋计划” 并设立 “DSA领域计算实验室” ,标志着公司从“工具提供商”向“生态共建者”的战略转型。
其核心理念是:DSA的灵魂不在某一家公司,而在千行百业的工程师与架构师脑中。 ArchitStudio的目标是成为“赋能者”,通过降低技术门槛,释放广大开发者的创造力,让基于RISC-V的DSA创新能够“百花齐放,百家争鸣”。
在当前AI爆发与算力自主需求紧迫的双重背景下,隼瞻科技正试图抓住一个历史性窗口:让“RISC-V + DSA”成为企业构建差异化算力竞争力的标配路径。 通过ArchitStudio平台及其生态计划,隼瞻科技不仅意在解决当下的开发效率难题,更旨在推动建立一套基于开源、可定制的下一代芯片设计范式,最终在即将到来的DSA黄金二十年中,占据生态发展的关键枢纽位置。
来源: 与非网,作者: 夏珍,原文链接: https://www.eefocus.com/article/1936060.html
387