加入星计划,您可以享受以下权益:

  • 创作内容快速变现
  • 行业影响力扩散
  • 作品版权保护
  • 300W+ 专业用户
  • 1.5W+ 优质创作者
  • 5000+ 长期合作伙伴
立即加入
  • 正文
    • 1.CD4027真值表
    • 2.CD4027引脚图及功能
  • 相关推荐
  • 电子产业图谱
申请入驻 产业图谱

CD4027真值表 CD4027引脚图及功能

03/29 10:38 作者:eefocus_3880508
1377
阅读需 2 分钟
加入交流群
扫码加入
获取工程师必备礼包
参与热点资讯讨论

CD4027是一款双JK触发器,带有置位端(SET)和清零端(RESET)以及正反相两个输出端。时钟信号的上升沿触发,置位和清零操作都是高电平有效。接下来,详细为你说下CD4027真值表 CD4027引脚图及功能

1.CD4027真值表

CD4027 包含了两个相互独立、互补对称的J-K 主从触发器的单片集成电路。

每个触发器分别提供了J、K、置位、复位、时钟输入和经过缓冲的Q 及Q非输出信号。此器件可用作移位寄存器,且通过将Q输出连接到数据输入,可用作计数器和触发器。在时钟上升沿触发时,加在D 输入端的逻辑电平传送到Q 输出端。置位和复位与时钟无关,而分别由置位或复位线上的高电平完成。

2.CD4027引脚图及功能

Q-原码输出端

Q非-反码输出端

CLK-时钟输入端

Vss-地

Vdd-正电源

RST-清零

SET-置位

相关推荐

电子产业图谱

TA的热门作品
查看更多