信号完整性

加入交流群
扫码加入
获取工程师必备礼包
参与热点资讯讨论

信号完整性是指信号在传输路径上的质量,传输路径可以是普通的金属线,可以是光学器件,也可以是其他媒质。信号具有良好的信号完整性是指当在需要的时候,具有所必需达到的电压电平数值。差的信号完整性不是由某一单一因素导致的,而是系统设计中多种因素共同引起的。

信号完整性是指信号在传输路径上的质量,传输路径可以是普通的金属线,可以是光学器件,也可以是其他媒质。信号具有良好的信号完整性是指当在需要的时候,具有所必需达到的电压电平数值。差的信号完整性不是由某一单一因素导致的,而是系统设计中多种因素共同引起的。收起

查看更多
  • 优化射频PCB性能的一些简单建议
    想做出性能好的PCB,就得好好规划电路板的叠层结构和覆铜方式。具体做法就是把信号层、电源层、接地层的位置安排合理,再用好覆铜技术,这样既能提升信号传输的质量、保证阻抗匹配,还能搭建出稳定的供电网络。
    优化射频PCB性能的一些简单建议
  • S参数入门及实战案例汇总
    S参数作为信号完整性分析的重要工具,最初应用于射频领域,现广泛用于高速串行链路分析。它通过描述线性无源互连通道的行为,提供丰富的信息,便于研究幅频和相频特性。S参数分为回波损耗和插入损耗两部分,前者衡量信号反射程度,后者评估信号传输损失。通过四端口网络进一步探讨串扰问题,S参数成为解决信号完整性难题的关键。
  • SI/PI行业会再度起飞吗?
    近期技术研讨会上,观察到传统行业(消费类产品)对SI/PI需求显著增加,主要因消费类产品作为新技术先锋,对性能要求高且愿意采用最新技术。特别是人工智能(AI)驱动下,笔电成为强劲需求源,推动ODM厂商加大研发投入。同时,服务器和交换机等行业亦受此趋势影响,带来新需求和变化。对于SI/PI工程师而言,需在性能、成本、可靠性及时间紧迫性方面寻找最佳解决方案,以适应快速迭代的市场需求。
  • 深入谈一谈哪些因素会对眼图造成影响
    本文探讨了插入损耗、码间串扰、抖动、接收端均衡、预加重和去加重对眼图的影响,详细介绍了它们如何影响信号完整性,并提供了相应的信号调理技术解决方案。
  • PCB 工程师必看!阻抗计算从入门到精通,这篇帮你搞定信号完整性
    在 PCB 设计领域,“阻抗” 是决定信号能否稳定传输的关键。不少工程师曾因忽视阻抗匹配,遭遇信号反射、串扰等问题,导致产品调试反复卡壳。其实,只要掌握阻抗计算的核心逻辑,从参数准备到软件实操都能轻松应对。今天这篇文章,用通俗语言拆解阻抗计算全流程,附详细案例,新手也能快速上手!
    PCB 工程师必看!阻抗计算从入门到精通,这篇帮你搞定信号完整性
  • DDR5数据信号的长STUB要背钻吗?
    本文探讨了不同速率下长stub对DDR4、DDR5和LPDDR5数据信号的影响。结果显示,低速信号(≤8Gbps)中长stub效果较好;但在高速信号(≥6400Mbps)中,短stub表现更优,长stub可能导致眼高和眼宽下降。因此,PCB设计应考虑使用短stub层,并在必要时进行背钻以保证信号完整性。
    DDR5数据信号的长STUB要背钻吗?
  • Samtec虎家大咖说 硬核分享 什么是线缆的Skew
    【前言】 本次的文章来源于Samtec首席技术专家兼总监布兰登・戈尔(Brandon Gore)博士对线缆Skew的一次深入分享探讨。 我们截取了部分讨论的重点内容。一如既往,分享给大家,希望抛砖引玉,带来一些不一样的思考。 让我们以一问一答,进入今天的硬核技术分享~ ——电缆线对内Skew有哪些类型? 我们一般依据屏蔽层内的内导体数量来对电缆进行分类。在高速数字测试场景中,会用到同轴电缆(只有一
  • AI正在对硬件互连提出 过分 要求 Samtec于Keysight开放日深度分享
    【摘要/前言】 硬件加速,可能总会是新的难点和挑战。面对信息速率和密度不断提升的AI,技术进步也会遵循摩尔定律,那硬件互连准备好了吗? Samtec China Sr. FAE Manager 胡亚捷 在Keysight实验室开放日上海站做深度分享时,提出了以上这样的问题。 本次活动由Keysight主办,在上海、北京举办开放实验室主题日活动,携手Samtec的技术专家,共同探讨确保 AI 互连稳
  • 高速接口如何选用低电容MDDTVS管?信号完整性与防护性的双重考量
    在当今高速数字通信系统中,如USB 3.x/4、HDMI 2.1、Thunderbolt、PCIe 5.0/6.0、10G以太网等,高达数Gbps甚至Tbps的数据传输速率对信号完整性提出了极高要求。与此同时,这些高速接口暴露在外部环境中,也面临着静电放电(ESD)等瞬态干扰的威胁。为了兼顾信号完整性与防护效果,低电容TVS(瞬态电压抑制)管成为高速接口ESD防护设计的首选器件。 一、为何要选择低
    高速接口如何选用低电容MDDTVS管?信号完整性与防护性的双重考量
  • 问这个问题好怕你们笑我:为啥我的损耗曲线是“弯”的啊?
    单单听到这个标题的问题就感觉这篇文章应该会挺有意思!这是Chris的一位高速先生粉丝小丽问的问题,这位粉丝之前一直是从事PCB设计,板子画得那叫一个溜,这几年自己“偷偷”学习了点SI的知识。SI虽然不能说非常非常的高深莫测,但是对于初学者来说,遇到三五个一直解释不了的问题也实属正常!
    问这个问题好怕你们笑我:为啥我的损耗曲线是“弯”的啊?
  • 信号完整性SI基础知识介绍(一)
    下图展示了电压阶跃是如何沿着印刷电路板(PCB)走线传播的。在这个示例中,我们看到一条走线通过 PCB 板的介电材料与接地回流平面分隔开来。当信号沿着走线传播时,变化的电场和磁场会跟随波前。电磁波以 1.8×10⁸ m/s的极快速度传播,而电子从正极到负极的实际传导速度却非常慢,仅为 0.01m/s。
    信号完整性SI基础知识介绍(一)
  • 信号完整性的守护者:背钻技术
    背钻(Back Drilling)是高速PCB设计中的一项关键工艺技术,特别在EDA(电子设计自动化)行业中得到广泛应用。随着信号速率不断提高,这项技术变得越来越重要。
    信号完整性的守护者:背钻技术
  • 恶劣环境中的PCB信号完整性维护:挑战与实践
    在现代电子设计中,PCB信号完整性是一个日益受到关注的话题。随着物联网和人工智能技术的快速发展,设备的小型化与高性能需求常常相互矛盾。芯片越小,操作复杂性越高,随之而来的电磁干扰问题也日益凸显。尽管解决这些问题可能充满挑战,但通过科学的设计方法和技术手段,完全可以在恶劣环境下实现信号完整性。以下是几项关键的实践建议。
    恶劣环境中的PCB信号完整性维护:挑战与实践
  • S参数的模态转换和三大特性
    差分S参数还有还有一个特征:模态转换。组成差分对的两条传输线在互连时的任何不对称都会引起模态转换,这里的任何不对称,可能是互连的长度不同,可能是两条传输线各自周围的介电常数不同,出线区域的线宽不同等等。
    S参数的模态转换和三大特性
  • S参数的相关特征
    前面都是基于一条传输线的情况,来阐述S参数的基本知识。在实际产品设计中,更多是多条传输线,那S参数如何评估多条传输线信号质量好坏,可从以下几个方面进行:
    S参数的相关特征
  • Samtec 技术简报 | 探索非磁性互连
    【摘要/前言】 最近,我们与《EE Journal》合作,在题为 “非磁性互连” 的网络研讨会上深入探讨了一个引人入胜的话题,主要针对非磁性连接器在减轻磁铁和磁场在医疗、科学、工业、空间和量子计算应用中带来的问题方面的重要意义。 本次我们的目标是讨论所用的材料,而不一定是电磁场辐射效应。作为深耕连接器行业数十年的技术厂商,无论是材料、仿真、模拟,还是理论研究,Samtec都有着丰富的经验。 因此,
  • 常见无源参数的基本知识
    实际工作中,除了常见的S参数,还有表征电源分配网络PDN的无源参数Z参数,还有Y参数,对于线性时不变系统的参数,端口测量得出的数值,就可以描述其系统特性。
    常见无源参数的基本知识
  • 并联端接
    前文说过源端串联端接,接下来说说终端并联端接。终端并联端接分为三种方式:下拉、上拉和戴维南。
    并联端接
  • 串联端接
    在实际产品中,反射不可避免,常见的就是振铃现象,振铃现象是因为正负反射,这个前文已经讲过。这里主要搞清楚,信号传输时延和正负反射之间的关系。
    串联端接
  • 容性反射和感性反射
    反射是因为阻抗突变,实际产品设计中,需要注意阻抗突变的情况有很多,比如封装引线、信号转换层的过孔、焊盘、桩线、分支结构、返回路径的跨分割等等。阻抗突变分为容性突变和感性突变,容性突变和感性突变对应于容性反射和感性反射。
    容性反射和感性反射

正在努力加载...