CPLD采用CMOS EPROM、EEPROM、快闪存储器和SRAM等编程技术,从而构成了高密度、高速度和低功耗的可编程逻辑器件。
电路设计方案 51单片机
EPM1270T SP2526A USBHUB 接口控制板原理图+PCB(2层板)+cpld逻辑源码电路设计方案 fpga
EPM240 CPLD设计三色LED灯板硬件(protel原理图+PCB+cpld逻辑工程源码)cpld epm240
EPM240开发板电路pcb cpld
maxv 5M570ZF256 cpld开发板candence orcad 硬件原理图+PCB文件pcb cpld
MAXII_EPM1270N CPLD开发板Cadence硬件原理图+PCB文件cpld 核心板
EPM240T100C5N 核心板电路设计方案 cpld
EP4CE6E22C8N 核心板电路设计方案 pcb
EPM240T100C5核心板 cpld最小系统protel(硬件原理图+PCB文件+测试逻辑源码)电路设计方案 cpld
基于 CPLD 的ZX Spectrum 克隆—Sizif-512 rev.D1电路设计方案 51单片机
芯片socket 16路 USBHUB接口 CPLD控制板Protel 99se 设计设计硬件原理图+PCB文件pcb cpld
多接口USBHUB FPGA UART串口通信测试板硬件原理图+PCB+BOM+Verilog FPGA逻辑源码电路设计方案 cpld
max II epm1270+DS12887模块光电隔离工业接口板AD版原理图+PCB(2层板)电路设计方案 usb
EPM1270T144C5 FE1.1 16路USB HUB工业控制板电路设计方案(原理图+源码)fpga pcb
MAXII EPM1270T144C5工业数据采集控制板AD版硬件(原理图+PCB文件)电路设计方案 pcb
MAXII EPM1270T144C5 DS12887工业ISA控制卡AD版(原理图+PCB文件)