名称:简单正弦波发生器设计Verilog代码Quartus仿真
软件:Quartus
语言:Verilog
代码功能:
简单正弦波发生器
1、使用DDS原理设计正弦波发生器
2、内置正弦波查找表
3、可以控制正弦波频率
FPGA代码Verilog/VHDL代码资源下载:www.hdlcode.com
演示视频:
设计文档:
1. 工程文件
F=clk*N/2^16
N为频率控制字,F为输出频率
2. 程序文件
3. 程序编译
4. RTL图
5. Testbench
6. 仿真图
部分代码展示:
module DDS( input clk,//时钟 input [7:0] freq_data,//频率控制字8bit output [7:0] sin_wave//输出波形 ); wire [7:0] address; wire [7:0] freq_out; //sin存储Rom表 sin_ROM i_sin_ROM ( .address(address),//查找表地址 .clock(clk),//时钟 .q(sin_wave)//输出波形 ); //相位累加器 Freq_sum i_Freq_sum( . clk(clk), . freq_data(freq_data),//频率控制字32bit . freq_out(address)//累加器输出 ); endmodule
点击链接获取代码文件:http://www.hdlcode.com/index.php?m=home&c=View&a=index&aid=1264
阅读全文
452